03_glava (1055385), страница 5
Текст из файла (страница 5)
3. Упростить составленные булевы выражении, пользуясь набором вычислительных правил булевой алгебры.
4. По упрощенному логическому уравнению определить логическую функцию каждого исследуемого элемента и занести ее в табл. 2 отчета.
5. Изобразить в табл. 2 отчета условное обозначение логического элемента, выполняющего соответствующую логическую функцию.
Таблица 2
Таблица истинности | Булево выражение | Логическая функция | Условное обозначение | ||||||
16 | |||||||||
А | В | У | |||||||
0 | 0 | ||||||||
0 | 1 | ||||||||
1 | 0 | ||||||||
1 | 1 | ||||||||
17 | А | В | У | ||||||
0 | 0 | ||||||||
0 | I | ||||||||
I | 0 | ||||||||
1 | I | ||||||||
18 | А | В | С | Д | У | i | |||
0 | 0 | 0 | 0 | ||||||
0 | 0 | 0 | I | ||||||
0 | 0 | I | 0 | ||||||
0 | 0 | 1 | I | ||||||
0 | 1 | 0 | 0 | ||||||
0 | 1 | 0 | 1 | ||||||
0 | I | I | 0 | ||||||
0 | I | I | I | ||||||
I | 0 | 0 | 0 | ||||||
I | 0 | 0 | I | ||||||
I | 0 | 1 | 0 | ||||||
1 | 0 | I | 1 | ||||||
I | 1 | 0 | 0 | ||||||
I | I | 0 | I | ||||||
1 | I | 1 | 0 | ||||||
1 | 1 | 1 | I |
Б. Исследование четырехвходного логического устройства
1. Заполнить таблицу истинности исследуемого четырехвходного логического устройства. Для этого необходимо:
а) установить соответствующую кассету в стенд;
б) устанавливая требуемые комбинации логических нулей и единиц на входах исследуемого логического устройства (см. табл.2), определить состояние его выхода соответствующее каждой входной комбинации, и занести результаты в табл.2 отчета.
2. Составить булево выражение функционирования исследуемого логическою устройства по результатам полученной таблицы истинности .
3. Упростить булево выражение, используя карту Карно.
4. Синтезировать принципиальную схему исследуемого логического устройства, выполняющего логические операции, описываемые упрощенные булевым выражением.
СОДЕРЖАНИЕ ОТЧЕТА
Отчет составляется индивидуально каждым студентом и должен содержать:
1) титульный лист с названием работы, исполнителя, индекса группы и даты выполнения;
2} электрические схемы всех исследуемых устройств, вычерченные с помощью инструментов с соблюдением условных графических обозначений элементов;
3) таблицы, исходные и преобразованные булевы выражения, синтезированную схему в соответствии с заданием.
3.15 Дешифраторы, шифраторы, коммутаторы, мультиплексоры ТТЛ
.
3.16. Дешифраторы, шифраторы, коммутаторы, мультиплексоры КМОП