F60-67 (1041605), страница 3
Текст из файла (страница 3)
ADC0CCF: Регистр коэффициента калибровки АЦП………………………..68Рисунок 5.24. ADC0GTH: Регистр старшего байта нижней границы диапазона…………...69Рисунок 5.25. ADC0GTL: Регистр младшего байта нижней границы диапазона………......69Рисунок 5.26. ADC0LTH: Регистр старшего байта верхней границы диапазона…………..70Рисунок 5.27. ADC0LTL: Регистр младшего байта верхней границы диапазона……........70Рисунок 5.28. Пример использования детектора диапазона16-разр.
АЦП0: вход одиночный……………………………………………71Рисунок 5.29. Пример использования детектора диапазона16-разр. АЦП0: вход дифференциальный………….…………………………726. Интерфейс прямого доступа к памяти (DMA0)………...…………….……………………75Рисунок 6.1 Структурная схема DMA0………….……………......................................…….75Рисунок 6.2. Функционирование DMA в режиме 0…………………………………………..77Рисунок 6.3.
Функционирование DMA в режиме 1………………………….……………….78Рисунок 6.4. DMA0CN: Регистр управления DMA0……………………….......……...……...80Рисунок 6.5. DMA0CF: Регистр конфигурации DMA0……………………………...……….81Рисунок 6.6. DMA0IPT: Регистр адреса команд DMA0………..……………………….……82Рисунок 6.7. DMA0IDT: Регистр данных команд DMA0……….……………………………82Рисунок 6.8. DMA0BND: Регистр границы команд DMA0……...…………………..………83Рисунок 6.9. DMA0ISW: Регистр состояния команд DMA0……....…………………………83Рисунок 6.10.
DMA0DAH: Регистр старшего байта начального адреса данных DMA0...…84Рисунок 6.11. DMA0DAL: Регистр младшего байта начального адреса данных DMA0…..84Рисунок 6.12. DMA0DSH: Регистр старшего байта указателя адреса данных DMA0.….…84Рисунок 6.13. DMA0DSL: Регистр младшего байта указателя адреса данных DMA0……..84Рисунок 6.14. DMA0CTH: Регистр старшего байта границысчетчика повторений DMA0…………………………………………………...85Рисунок 6.15.
DMA0CTL: Регистр младшего байта границысчетчика повторений DMA0…………………………………………………85Рисунок 6.16. DMA0CSH: Регистр старшего байта счетчика повторений DMA0.….…85Рисунок 6.17. DMA0CSL: Регистр младшего байта счетчика повторений DMA0……..857. 10-разрядный АЦП (АЦП2, C8051F060/1/2/3)………..……………….……………………87Рисунок 7.1. Функциональная схема 10-разрядного АЦП2........................................……….87Рисунок 7.2. Передаточная характеристика датчика температуры........….....………………89Рисунок 7.3.
Временные диаграммы процесса преобразования 10-разр. АЦП.............……90Рисунок 7.4. Эквивалентные схемы входов АЦП2..………………………………………….91Рисунок 7.5. AMX2CF: Регистр конфигурации мультиплексора AMUX2………………….92Рисунок 7.6. AMX2SL: Регистр выбора канала мультиплексора AMUX2.......……...……...93Рисунок 7.7. ADC2CF: Регистр конфигурации АЦП2………………....................................94Рисунок 7.8. ADC2H: Регистр старшего байта слова данных АЦП2…...………….………95Рисунок 7.9. ADC2L: Регистр младшего байта слова данных АЦП2……………….……..95Рисунок 7.10.
ADC2CN: Регистр управления АЦП2……………….............................……...96Рисунок 7.11. ADC2GTH: Регистр старшего байта нижней границы диапазона…………...97Рисунок 7.12. ADC2GTL: Регистр младшего байта нижней границы диапазона………......97Рисунок 7.13. ADC2LTH: Регистр старшего байта верхней границы диапазона…………..98Рисунок 7.14. ADC2LTL: Регистр младшего байта верхней границы диапазона……........98Ред. 1.210C8051F060/1/2/3/4/5/6/7Рисунок 7.15.
Пример использования детектора диапазона 10-разрядногоАЦП2 (данные выровнены вправо, вход однофазный)....……..……............99Рисунок 7.16. Пример использования детектора диапазона 10-разрядногоАЦП2 (данные выровнены влево, вход однофазный)…..……..………..........99Рисунок 7.17. Пример использования детектора диапазона 10-разрядногоАЦП2 (данные выровнены вправо, вход дифференциальный)……..……100Рисунок 7.18. Пример использования детектора диапазона 10-разрядногоАЦП2 (данные выровнены влево, вход дифференциальный)……..……1008.
12-разрядные ЦАП (ЦАП0 и ЦАП1, C8051F060/1/2/3).…….........……………................103Рисунок 8.1. Функциональная схема ЦАП...........................................................…………...103Рисунок 8.2. DAC0H: Регистр старшего байта ЦАП0.........................................…………...105Рисунок 8.3. DAC0L: Регистр младшего байта ЦАП0............................................…............105Рисунок 8.4. DAC0CN: Регистр управления ЦАП0...........................................…………….106Рисунок 8.5. DAC1H: Регистр старшего байта ЦАП1............................................................107Рисунок 8.6.
DAC1L: Регистр младшего байта ЦАП1............................................................107Рисунок 8.7. DAC1CN: Регистр управления ЦАП1...........................................................….1089. ИСТОЧНИК ОПОРНОГО НАПРЯЖЕНИЯ 2 (C8051F060/2).....................……………111Рисунок 9.1.
Функциональная схема источника опорного напряжения....……….………..111Рисунок 9.2. REF2CN: Регистр управления источника опорного напряжения...……..…..11210. ИСТОЧНИК ОПОРНОГО НАПРЯЖЕНИЯ 2 (C8051F061/3).......................…………113Рисунок 10.1. Функциональная схема источника опорного напряжения....………….……113Рисунок 10.2.
REF2CN: Регистр управления источника опорного напряжения...………..11411. ИСТОЧНИК ОПОРНОГО НАПРЯЖЕНИЯ 2 (C8051F064/5/6/7).................…………115Рисунок 11.1. Функциональная схема источника опорного напряжения....………….……115Рисунок 11.2. REF2CN: Регистр управления источника опорного напряжения...………..11612. КОМПАРАТОРЫ........................................................................................…………...........117Рисунок 12.1. Функциональная схема компаратора..........................................……….........117Рисунок 12.2. Гистерезис компаратора................................................................………....…118Рисунок 12.3. CPTnCN: Регистр управления Компараторов 0, 1 и 2…................................120Рисунок 12.4. CPTnMD: Регистр выбора режима Компаратора......................................…..12113.
ПРОЦЕССОРНОЕ ЯДРО CIP-51................…………………...……………….................123Рисунок 13.1. Структурная схема CIP-51.....................…….……......................................….124Рисунок 13.2. Карта распределения памяти......................................………………..............130Рисунок 13.3. Стек страниц SFR…………………………………………………………..….133Рисунок 13.4. Стек страниц SFR при использовании страницы SFR 0x0Fдля обращения к Порту 5…………………………………...……………..….134Рисунок 13.5.
Стек страниц SFR после возникновения прерывания отдетектора диапазона АЦП2…………………………………………………..135Рисунок 13.6. Стек страниц SFR после возникновения прерывания от модуля ПМС вовремя выполнения процедуры обслуживания прерывания от АЦП2……..136Рисунок 13.7. Стек страниц SFR после возврата из процедуры обслуживанияпрерывания от модуля ПМС…………………………………………………137Рисунок 13.8. Стек страниц SFR после возврата из процедуры обслуживанияпрерывания от детектора диапазона АЦП2…………………………………138Рисунок 13.9. SFRPGCN: Регистр управления страницами SFR …………………………..139Рисунок 13.10.
SFRPAGE: Регистр страницы SFR ……………………………………….139Рисунок 13.11. SFRNEXT: Регистр следующей страницы SFR ……………………………14011Ред. 1.2C8051F060/1/2/3/4/5/6/7Рисунок 13.12. SFRLAST: Регистр последней страницы SFR ……………………………..140Рисунок 13.13. SP: Указатель стека................................………......………............................148Рисунок 13.14.
DPL: Младший байт указателя данных....................……….……...............148Рисунок 13.15. DPH: Старший байт указателя данных.......…………………...…..............148Рисунок 13.16. PSW: Слово состояния программы......................………..........……………149Рисунок 13.17. ACC: Аккумулятор.........................................................…...….....……......…150Рисунок 13.18. B: Регистр В...............................................................……..…….....................150Рисунок 13.19. IE: Регистр разрешения прерываний........…..............................……............154Рисунок 13.20.
IP: Регистр приоритетов прерываний.......…...................................…...........155Рисунок 13.21. EIE1: Дополнительный регистр разрешения прерываний 1............….......156Рисунок 13.22. EIE2: Дополнительный регистр разрешения прерываний 2..............……..157Рисунок 13.23. EIP1: Дополнительный регистр приоритетов прерываний 1........…...........158Рисунок 13.24. EIP2: Дополнительный регистр приоритетов прерываний 2....................159Рисунок 13.25. PCON: Регистр управления электропитанием......…...…..............................16114.
ИСТОЧНИКИ СБРОСА.........................................................………...............…...............163Рисунок 14.1. Структурная схема источников сброса..............……......…………………....163Рисунок 14.2. Временная диаграмма работы схемы слежения за напряжением питания...164Рисунок 14.3.
WDTCN: Регистр управления сторожевым таймером......…...…..................167Рисунок 14.4. RSTSRC: Регистр источников сброса..............……………............................16815. ГЕНЕРАТОРЫ.................................................……..............................................................171Рисунок 15.1.
Структурная схема генератора.....................…..............................................171Рисунок 15.2. OSCICL: Регистр калибровки внутреннего генератора..........………............172Рисунок 15.3. OSCICN: Регистр управления внутренним генератором.......………............172Рисунок 15.4. CLKSEL: Регистр выбора тактового генератора……….........………............173Рисунок 15.5. OSCXCN: Регистр управления внешним генератором...............................17416. FLASH ПАМЯТЬ.....................….......................................................………........................177Рисунок 16.1.