ЗУ (1039363), страница 4
Текст из файла (страница 4)
Согласователи уровня позволяют подавать в МЧт (на выходе блока ЗУ-02):
-
в промежутках между сигналами «Обращение-1 (2)» - уровень логического «0», а
-
при наличии сигналов «Обращение-1 (2)» - уровни сигналов, определяемые кодом считываемой из памяти информации.
2.2. Основные технические характеристики блока ЗУ-02.
1. Емкость модуля оперативной памяти ОЗУ-4К-36 рассчитана на хранение 4096 36-ти разрядных слов.
2. Модуль ОЗУ-4К-36 может работать в следующих режимах:
«Чтение» и
«Модифицированная запись» .
3. Период работы модуля в режиме «Чтение» - не более 2 мкс, в режиме «Модифицированная запись» - не более 2 мкс + Т, где Т – период время между выдачей числа абоненту и приемом числа от абонента по сигналу «Обращение-2».
4. Входными сигналами ЗУ-02 являются:
-
16-разрядный КОД АДРЕСА МА 16р...МА 31р;
-
два контрольных разряда МА 2кр и МА 3кр - дополнение до нечетности каждого байта;
-
признак режима Записи (ПЗп);
-
36-разрядный код числа МЗп 0р…МЗп 31р, МЗп 0кр…МЗп 3кр;
-
синхроимпульсы СИ-1…СИ-4, СИС-1…СИС-4;
-
сигнал обращения на чтение «Обращение-1»;
-
сигнал обращения на запись «Обращение-2».
Все входные сигналы имеют положительную полярность, длительность от 300 до 600 нс и амплитуду не менее 2,6 В.
5. Выходными сигналами ЗУ-02 являются:
- | Занят | - сигнал, запрещающий обращение к блоку ЗУ-02 до завершения начатого цикла работы; |
- | Готов | - сигнал, свидетельствующий о готовности блока ЗУ-02 к выдаче информации абоненту; |
- | 36-разрядный код числа МЧт 0р…МЧт 31р, МЧт 0кр…МЧт 3кр; | |
- | Сбой | - обобщенный сигнал сбоя, свидетельствующий о несоответствии результатов побайтового контроля (свертки по mod2 любого байта кода адреса или кода числа контрольному разряду соответствующего байта). |
Параметры выходных сигналов:
-
амплитуда сигнала «1» - не менее 2,4 В, «0» - не более 0,5 В;
-
длительность сигналов 300…600 нс, кроме сигнала «ЗАНЯТ», который формируется не позднее 100 нс после приема сигнала Обр-1 и удерживается в зависимости от режима работы модуля, но не менее 1,1 мкс.
6. Масса блока ЗУ-02 не более 25 кг.
2.3. Структурная схема. Взаимодействие элементов блока ЗУ-02 в режимах записи и чтения информации.
Режим «Чтение».
При включении питания блока ЗУ-02 со схемы согласователей уровня поступает сигнал НУ, который устанавливает триггер занятости схемы управления в исходное состояние.
Режим чтения информации, хранящейся в ЗУ-02, начинается с приходом сигнала «Обращение-1», а на усилители-приемники с разъема 1Ш28 кода адреса и кода контроля адреса. Код адреса и код контроля адреса поступают на схему приема и контроля адреса, где осуществляется контроль принятого кода адреса на нечетность. Для этого код адреса свертывается побайтно и сравнивается с кодом контрольных разрядов. В случае несоответствия результата свертки кодам контрольных разрядов вырабатываются сигналы Сб1 или Сб2 для первого или второго байтов кода адреса соответственно. Результат контроля поступает на схему управления блока ЗУ-02, заносится на триггер сбоя и вырабатывается обобщенный сигнал «Сбой Адр.».
По сигналу «Обращение-1» схема управления вырабатывает управляющие сигналы: VЕ, СИРА, «Строб», «Готов», «Занят». Управляющий сигнал «Занят» поступает в УК и сообщает о работе блока ЗУ-02.
По сигналу СИРА 12 разрядов кода адреса (19р…30р) со схемы приема заносятся на регистр адреса каждого ТЭЗа оперативной памяти.
По сигналу VЕ осуществляется выборка информации из элементов оперативной памяти. Сигнал «Готов» поступает в УК и сообщает о готовности выдать считанную информацию блоком ЗУ-02.
По сигналу «Строб» осуществляется выдача выбранной по конкретному коду адреса информации на усилители-передатчики с последующей передачей информации в МЧт.
На этом режим чтения информации завершается.
Режим «Модифицированная запись».
Режим записи в первой своей фразе практически совпадает с режимом чтения. Отличие заключается в том, что одновременно с кодом адреса и кодом контроля адреса поступает признак записи ПЗп.
Момент снятия сигнала «Занят» отсчитывается теперь не от сигнала «Обращение-1», а от сигнала «Обращение-2».По сигналу «Обращение-2» схема управления вырабатывает управляющие сигналы VW\VR,VE, СИРЧ.
Сигналы VE,VW\VR разрешают запись информации в элементы оперативной памяти.
36-разрядный код числа МЗп 0р…МЗп 31р, МЗп 0кр…МЗп 3кр с магистрали записи после магистральных усилителей поступает на регистр числа.
Запись кода числа на регистр числа осуществляется сигналом СИРЧ. Регистр числа, приняв код числа, хранит его. Код числа с регистра числа поступает одновременно на все элементы оперативной памяти, но записывается только в те элементы, на входе которых одновременно присутствуют сигналы VE,VW\VR и код адреса.
На этом режим «Модифицированная запись» информации завершается.
Функциональная схема управления блока ЗУ-02 представлена в альбоме схем на стр. 6.
Схема управления состоит из следующих устройств:
-
сдвигателя Чт (чтения);
-
сдвигателя Зп (записи);
-
триггера режима (Д4);
-
триггера сбоя (Д16);
-
триггера занятости (Д28);
-
формирователей управляющих сигналов.
Сдвигатели Чт и Зп представляют собой электронные линии задержки, с помощью которых формируется длительность и временное положение управляющих сигналов блока ЗУ-02. Сдвигатели построены на микросхемах 133ИР1. Сдвигатель Чт - пятиразрядный, сдвигатель Зп - двухразрядный.
Работу схемы управления рассмотрим для двух режимов: «Чтение» и «Модифицированная запись».
Режим «Чтение».
Сигнал «Обращение-1», поступивший на вход Д4 первого разряда сдвигателя Чт, заносится по окончании синхроимпульса СИ4. С выхода первого разряда сдвигателя Чт поступает на второй разряд через микросхему 133ЛИ1 (18) уровень логической «1». Одновременно уровень логической «1» поступает на вход микросхемы 133ЛН1 (Д13), инвертируется и устанавливает триггер занятости (Д28) по входу S в «1»-состояние. С выхода триггера занятости уровень логической «1» поступает на вход микросхемы 133ЛА8 (Д32), а с выхода данной микросхемы формируется сигнал «Занят», сообщающий УК о работе блока ЗУ-02. При включении питания триггер занятости устанавливается в «0»-состояние сигналом НУ, который формируется в устройстве согласователей уровня.
При отсутствии ошибки при приеме адреса на входах Сб1 и Сб2 будет уровень логической «1», а на входе микросхемы 133ЛА3 (Д11) - уровень логического «0», который с приходом сигнала СИРА заносится на триггер сбоя (Д16).
Триггер сбоя устанавливается в «0»-состояние и запрещает прохождение сигнала со сдвигателя Чт, который определяет временное положение и длительность сигнала «Сбой», через микросхему 133ЛА8 (Д19).
При наличии ошибки в любом байте кода адреса на выходе одной из схем контроля адреса Сб1 или Сб2 появится уровень логического «0», а на выходе микросхемы 133ЛА3 (Д11) уровень логической «1», который с приходом сигнала СИРА поступит на триггер сбоя и разрешит прохождение сигнала «Сбой» на УК.
Сигнал СИРА формируется на выходе микросхемы 133ЛИ1 (Д35) из синхроимпульсов СИС-1 и СИС-2.
В режиме «Чтение» сигнал ПЗп не поступает на блок ЗУ-02, поэтому на выходе микросхемы 133ЛИ1 (Д35) находится уровень логического «0», который поступает на вход Д триггера режима (Д4). Сигналом СИРА триггер режима устанавливается в «0»-состояние и запрещает прохождение на сдвигатель Зп сигнала «Обращение-2».
Дальнейший сдвиг информации сдвигателя Чт осуществляется синхроимпульсами СИС-1, СИ-2, СИС-2.
По переднему фронту третьего разряда сдвигателя Чт формируется управляющий сигнал VE. Передним фронтом четвертого разряда триггер занятости (Д28) и триггер режима (Д4) устанавливаются в «0»-состоянии и тем самым снимается сигнал «Занят». Одновременно по переднему фронту четвертого разряда на микросхеме 133ЛА8 (Д25) формируется сигнал «Готов». Из 3-го и 5-го разрядов сдвигателя Чт на микросхеме 133ЛА3 (Д23) формируется сигнал «Строб».
Режим «Модифицированная запись».
Режим записи в первой своей фазе практически совпадает с режимом чтения. Отличия заключаются в том, что одновременно с кодом адреса поступает признак записи ПЗп.
ПЗп - импульс положительной полярности, поступает на вход Д триггера режима через микросхему 133ЛИ1 (Д35).
Если код адреса принят правильно, т.е. сигналы Сб1 и Сб2 - имеют уровень логической «1», то сигнал ПЗп проходит на вход Д триггера режима и сигналом СИРА устанавливается в «1»-состояние. Уровень логической «1» с выхода триггера режима поступает на вход микросхемы 133ЛИ1 (Д6), разрешая прохождение сигнала «Обращение-2» на вход Д4 первого разряда сдвигателя Зп.
Если код адреса принят со сбоем, то сигнал ПЗп на вход Д триггера режима не проходит, на входе Д устанавливается уровень логического «0», триггер режима устанавливается в «0»-состояние и запрещает проход на сдвигатель сигнала «Обращение-2». При сбое кода адреса уровень логической «1» с выхода микросхемы 133ЛА3 (Д11) одновременно поступает и на вход Д триггера сбоя. По сигналу СИРА триггер сбоя устанавливается в «1»-состояние и разрешает прохождение сигнала «Сбой» на УК.
Сдвигатель Зп – двухразрядный, сдвиг осуществляется синхроимпульсами СИ-4, СИ-1.Уровень логической «1» первого разряда сдвигателя Зп поступает на вход микросхемы 133ЛР3 (Д18). На второй вход микросхемы поступают синхроимпульсы СИС-1 и СИ-2. В совокупности все три сигнала формируют сигнал «СИРЧ». По переднему фронту второго разряда сдвигателя Зп формируются управляющие сигналы VE, VW\VR. Триггер занятости (Д28) и триггер режима (Д4) устанавливаются в «0»-состояние. Сигнал «Занято» снимается.
Оперативная память блока ЗУ-02 конструктивно оформлена в четырех ТЭЗах типа 766.
Структурная схема ТЭЗа 766 и объединение четырех ТЭЗов 766 в оперативную память 4к-36 представлена в альбоме схем на стр. 8.
Каждый ТЭЗ представляет собой оперативную память на 4096 9-разрядных чисел со схемой управления.
ТЭЗ-766 состоит из:
-
элементов собственной памяти;
-
регистра адреса на двенадцать разрядов;
-
дешифратора сигнала разрешения выборки;
-
элементов размножения сигналов VE, VW\VR, СИРА;
-
элементов приема кода числа и стробов;
-
элементов выдачи кода числа в магистраль чтения.
В качестве элементов оперативной памяти применена микросхема 134РУ6.
Микросхема 134РУ6 представляет собой оперативную память статического типа на 1024 бит одного разряда.
Входными сигналами микросхемы 134РУ6 являются:
-
10-разрядный код адреса (входы ДС);
-
разрешение выборки (вход VE);
-
запись-считывание (вход VW\VR);
-
код числа на запись (вход Д).
Для получения объёма одного разряда 4к четыре микросхемы 134РУ6 объединяются по выходу.
Двенадцать разрядов кода адреса со схемы приёма заносятся на регистр адреса каждого ТЭЗа оперативной памяти сигналом «СИРА», пришедшим со схемы управления.
Десять разрядов кода адреса подаются с выхода триггеров регистра адреса, построенного на микросхемах 133ТМ7, непосредственно на выходы ДС микросхем памяти. По входам ДС объединено по восемнадцать микросхем. На первую группу код адреса поступает с единичного выхода, а на вторую - с нулевого выхода регистра адреса.
Два старших разряда кода адреса с регистра адреса поступают на дешифратор сигнала разрешения выборки, на который из схемы управления подается сигнал VE. В зависимости от принятого кода адреса выбирается один из выходов дешифратора.
Микросхемы памяти по входу VE объединяются в группы по девять штук, по одной микросхеме из каждого разряда. Таким образом, в каждом разряде из 4к с помощью сигнала разрешения VE выбирается одна микросхема 134РУ6 емкостью 1К.
По входу Д четыре микросхемы одного разряда объединены и через микросхему 133ЛН1 (Д6, 20), связаны с регистром числа. Объединенные выходы четырех микросхем одного разряда, подключенные к делителю, связаны с одним входом микросхем 133ЛА8 (Д49, 50, 51), на второй вход которых при чтении поступает сигнал выдачи информации «Строб».
Микросхема 134РУ6 может работать в трех режимах:
-
«Чтение»;
-
«Запись»;
-
«Хранение»;
В режиме чтения на вход VE поступает сигнал отрицательной полярности, на вход VW\VR - уровень логической «1». Чтение ранее записанного числа происходит по адресу, установленному на входах ДС микросхем 134РУ6, только с тех микросхем, на которые поступает сигнал разрешения выборки. Остальные микросхемы находятся в режиме хранения и на результат считанной информации не влияют.
В режиме запись на входах VE и VW\VR одновременно присутствуют сигналы отрицательной полярности. Запись кода числа, установленного на входе Д данного разряда, по адресу, стоящему на входах ДС микросхем 134РУ6, произойдет только в те микросхемы на входах VE и VW\VR, в которых присутствуют сигналы отрицательной полярности.