СХЕМ ЛАБ РАБОТА_2 (1274914), страница 4
Текст из файла (страница 4)
НИУ МЭИ
АВТИ
Отчёт по лабораторной работе 2
по курсу
«Схемотехника»
Исследование элементов логических схем и
изучение САПР
Вариант №3
Выполнил: Нгуен Н. Т.
группа А-07-13
Задание I. Исследование схем на простых логических элементах серии кр1533.
В задании предлагается исследовать временные параметры трехвходовых логических функций( см варианты) реализованных на двухвходовых элементах.
Постройте схему ,реализующую функцию на двухвходовых элементах серии кр1533.
И поверьте ее правильность моделированием
№ | Функция |
1 | 3ИЛИ |
2 | 3И-НЕ |
3 | 3ИЛИ-НЕ |
4 | 3XOR |
5 | 3XNOR |
6 | 3И |
таблица истинности функции 3ИЛИ-НЕ
X3 | X2 | X1 | Y |
0 | 0 | 0 | 1 |
0 | 0 | 1 | 0 |
0 | 1 | 0 | 0 |
0 | 1 | 1 | 0 |
1 | 0 | 0 | 0 |
1 | 0 | 1 | 0 |
1 | 1 | 0 | 0 |
1 | 1 | 1 | 0 |
Рис.1.1 Схема реализации функции 3ИЛИ-НЕ на двухвходовых элементах 2ИЛИ-Не(LE1) серии КР1533
Рис.1.2 Диаграмма моделирования схемы ,реализующей функцию 3ИЛИ-НЕ на элементах 2ИЛИ-Не
Выводы- поведение схемы совпадает с таблицей истинности заданной функции
РАЗДЕЛ ОТЧЕТА ПО ЗЫПОЛНЕНИЮ ЗАДАНИЯ 3 ОПУЩЕН !!!!!
Использованные литературные источники на электронном носителе-
ФАЙЛЫ С МЕТОДИЧЕСКИМИ МАТЕРИАЛАМИ.
-
Скачать и установить ACTIVE_HDL.doc
-
Работа с ACT_HDL.doc
-
Создание симв и схем -Аct_hdl _пол.doc
-
Как изменять параметры блоков -Аct_hdl _пол.doc
-
02-Creating-act- HDL Graphical Modules.pdf
-
БАЛАШ_ПОЛ_работа с ACT_HDL.doc
ЛИТЕРАТУРНЫЕ ИСТОЧНИКИ
1. Уэйкерли Дж.Ф. Проектирование цифровых устройств, том 1 и 2. Постмаркет, Москва, 2002. -543, -528.
2. Harris D. M., Harris S. L. Digital Design and Computer Architecture © Elsevier, Inc.2013. ISBN 978-0-12-394424-5. . —660 p. Русская электронная версия этой книги (Цифровая схемотехника и архитектура компьютера) может быть загружена с сайта http://easyelectronics.ru/files/Book/digital-design-and-computer-architecture-russian-translation.pdf
3 Угрюмов Е.П. Цифровая схемотехника .Учебное пособие. Издание 3. СПБ.:BXB Петербург,2010. -816 с.
4. Амосов В.В. Схемотехника и средства проектирования цифровых устройств. Учебное пособие.–СПБ.: БХВ–Петербург,2007.–542 с.
5. Розевиг В.Д. Схемотехническое моделирование с помощью Micro-Cap 7. Горячая линия - Телеком, 2003. -386.
6. Амелина М.А. Пакет программ схемотехнического анализа MicroCap-8. Сиоленск, 2006. -135 с.
7 .Бибило П.Н. Основы языка VHDL. Издание 3.– М.: URSS, 2007. 224– с.
8. Поляков А.К. Языки VHDL и VERILOG в проектировании цифровой аппаратуры.– М.: Солон–Пресс.2003. –320 с.
9. Поляков А.К. ЯЗЫКИ VHDL и VERILOG В ПРОЕКТИРОВАНИИ
ЦИФРОВОЙ АППАРАТУРЫ НА ПЛИС. .– М.: Изд.Дом МЭИ.2012. –220 с.
10. P.J.Ashenden. The Student's Guide to VHDL, 2nd Edition. Morgan Kaufman Publisher,2008,
11. Справочник - Логические ИС КР1533, КР1554 под редакцией Петровского . М.Бином. 2003 г.
16