rpd000002952 (1012239), страница 2
Текст из файла (страница 2)
Прикрепленные файлы:
Вопросы для подготовки к экзамену/зачету:
1.Основные характеристики микропроцессорных систем
2.Модули последовательного ввода/вывода
3.Формирование физического адреса. Логический адрес.
4.Операнды. Методы адресации
5.Классическая шинная структура связей.
6.Системная шина
7.Система памяти. Регистры процессора
8.Режимы работы микропроцессорных систем.
9.Система команд процессора. Команда пересылки данных
10.Система команд процессора. Арифметические команды
11.Пристанская и гарвардская архитектуры
12.Универсальные и специализированные процессоры
13.Система команд процессора. Команды переходов
14.Обмен информацией по шинам. Циклы записи и чтения.
15.RISC архитектура
16.CISC архитектура
17.Система прерываний
18.Организация прямого доступа к памяти
19.Арбитраж
20.Система памяти. ОЗУ
21.Система памяти. Кэш
22.Система памяти. Стек и очередь
23.Система памяти. ПЗУ
24.АЛУ
25.Основные особенности проектирования и эксплуатации БЦВМ
26.Фоннеймановская архитектура
2. Зачет с оценкой (6 семестр)
Прикрепленные файлы:
Вопросы для подготовки к экзамену/зачету:
1.АЛУ (принцип управления, команды, решаемые задачи)
2.Шина ISA
3.Система команд процессора
4.Шина VME
5.Локальные шины. Шина SCSI.
6.Виды адресации операндов в командах
7.Конвейеры и суперскалярность
8.Архитектура фон Неймана
9.Циклы шин
10.RISC архитектура
11.CISC архитектура
12.Контроллер прямого доступа к памяти
13.ОЗУ
14.Контроллер прерываний
15.Последовательные шины, USB
16.Архитектура «ПОИСК»
17.Иерархическая система памяти
18.Архитектура UltraSPARC
19.Физические принципы организации памяти
20.Ассоциативная память
21.Шина PCI
22.Архитектура PowerPC
23.Последовательные шины, PCI Express
24.Архитектура IA-32, процессор i80386
25.Арбитраж
26.Архитектура IA-32, процессор Pentium IV
27.Циклы шины
28.Универсальные процессоры и контроллеры
29.Универсальные процессоры и сигнальные процессоры
30.Многопроцессорность. Особенности организации вычислений
31.Многопроцессорность. Особенности обмена информацией
32.Архитектура MIPS 3000
33.Архитектура NVCom
34.Архитектура PIC
35.Архитектура R500
-
УЧЕБНО-МЕТОДИЧЕСКОЕ И ИНФОРМАЦИОННОЕ ОБЕСПЕЧЕНИЕ ДИСЦИПЛИНЫ
а)основная литература:
1. Новиков Ю.В., Скоробогатов П.К. Основы микропроцессорной техники. Курс лекций. Изд-во «Интернет-университет информационных технологий - ИНТУИТ.ру», 2006, 440 с
2. Буза М.К. Архитектура компьютеров. Учебник, Минск: Новое знание, 2006. – 559 с.: ил.
Литература из электронного каталога:
1. Жмакин А.П. Жмакин А.П. Архитектура ЭВМ. БХВ-Петербург, 2006. - 315 с. - БХВ-Петербург, 2006.
2. Колдаев В.Д. Колдаев В.Д. Архитектура ЭВМ. ФОРУМ : ИНФРА-М, 2009. - 382 с. - ФОРУМ : ИНФРА-М, 2009.
3. Звонарева Г.А. Звонарева Г.А. Арифметико-логические устройства ЭВМ и принципы их функционирования. МАИ, 2004. - 48 с. - МАИ, 2004.
4. Алексеев Е.С. Алексеев Е.С. Интерфейсы и сети ЭВМ. Радио и связь, 1994. - 129 с. - Радио и связь, 1994.
б)дополнительная литература:
3. Система инструкций DSP ELcore-x4-IS-v09-110706
4. NVCom-01 Руководство пользователя.
5. Система команд RISC ядра NVCom-01.
6. Интегрированная среда разработки и отладки программ MC STUDIO. Руководство пользователя.
Литература из электронного каталога:
1. Хорошевский В.Г. Хорошевский В.Г. Архитектура вычислительных систем. МГТУ им.Н.Э.Баумана, 2005. - 511 с. - МГТУ им.Н.Э.Баумана, 2005.
2. Степанов А.Н. Степанов А.Н. Архитектура вычислительных систем и компьютерных сетей. Питер, 2007. - 508 с. - Питер, 2007.
3. Джонсон М.Т. Джонсон М.Т. Архитектура и программирование микропроцессора INTEL 80386. ТОО "Конкорд", 1992. - 334 с. - ТОО "Конкорд", 1992.
4. Таненбаум Э. Таненбаум Э. Архитектура компьютера . Питер, 2003. - 698 с. - Питер, 2003.
5. Гуров В.В. Гуров В.В. Архитектура микропроцессоров . Интернет-Ун-т Информ.Технологий;БИНОМ.Лаб. знаний, 2010. - 271 с. - Интернет-Ун-т Информ.Технологий;БИНОМ.Лаб. знаний, 2010.
6. Мишель Ж. Мишель Ж. Программируемые контроллеры:Архитектура и применение. Машиностроение, 1992. - 318 с. - Машиностроение, 1992.
7. Петров С.В. Петров С.В. Шины PCI,PCI Express. Архитектура, дизайн,принципы функционирования. БХВ-Петербург, 2006. - 404 с. - БХВ-Петербург, 2006.
в)программное обеспечение, Интернет-ресурсы, электронные библиотечные системы:
MC Studio 3.0
-
МАТЕРИАЛЬНО-ТЕХНИЧЕСКОЕ ОБЕСПЕЧЕНИЕ ДИСЦИПЛИНЫ
Аппаратный отладочный комплекс на базе процессора NVCom-02M.
Приложение 1
к рабочей программе дисциплины
«Специализированные ЭВМ »
Аннотация рабочей программы
Дисциплина Специализированные ЭВМ является частью Профессионального цикла дисциплин подготовки студентов по направлению подготовки Интегрированные системы летательных аппаратов. Дисциплина реализуется на 7 факультете «Московского авиационного института (национального исследовательского университета)» кафедрой (кафедрами) 704.
Дисциплина нацелена на формирование следующих компетенций: ОК-9.
Содержание дисциплины охватывает круг вопросов, связанных с: принципами функционирования БЦВМ; основами архитектуры БЦВМ, а именно: принципами построения архитектур процессоров, принципами обмена информацией по магистралям, принципами хранения информации; областями применения ЦВМ и связанными с эти специализациями; особенностями эксплуатации БЦВМ и вытекающими из этого требованиями к их параметрам.
Преподавание дисциплины предусматривает следующие формы организации учебного процесса: Лекция, мастер-класс, Лабораторная работа.
Программой дисциплины предусмотрены следующие виды контроля: промежуточная аттестация в форме Экзамен (5 семестр) ,Зачет с оценкой (6 семестр).
Общая трудоемкость освоения дисциплины составляет 4 зачетных единиц, 144 часов. Программой дисциплины предусмотрены лекционные (54 часов), практические (0 часов), лабораторные (32 часов) занятия и (31 часов) самостоятельной работы студента. Цель курса - изучение студентами теоретических основ, принципов построения и технических средств реализации бортовых вычислительных комплексов с учетом особенностей реализации алгоритмов решения технических задач, возникающих в процессе функционирования бортовых систем управления летательных аппаратов.
В результате изучения данной дисциплины студент должен знать знать теоретические основы, принципы построения и технические средства реализации вычислительных комплексов, особенности их реализации для бортовых систем, а также современные реализации таких комплексов.
После изучения курса студент должен уметь формировать обоснованные требования к бортовому вычислительному комплексу, использовать вычислительные средства и средства обмена информации этого комплекса, и решать задачи управления с ипользованием этих вычислительных средств.
Приложение 2
к рабочей программе дисциплины
«Специализированные ЭВМ »
Cодержание учебных занятий
-
Лекции
5.1.1. Место БЦВМ в контуре управления ЛА. Стандарты проектирования ЭВМ. Стандарты эксплуатации ЭВМ(АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс
5.1.2. Основные особенности БЦВМ. Основные характеристики. Структура типичной ЦВМ.(АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс
5.1.3. Архитектура ЦВМ. Вычислительные и логические возможности. Аппаратные средства. Программные средства. Структура простейшего процессора.(АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс
5.1.4. Шинная структура связей. Режимы работы микропроцессорной системы. Программный обмен информацией. Обмен по прерываниям. Прямой доступ к памяти.(АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс
5.1.5. Шины микропроцессорной системы и циклы обмена. Циклы программного обмена Циклы обмена по прерываниям. Циклы обмена в режиме ПДП.(АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс
5.1.6. Прохождение сигнала по магистрали. Функции устройств магистрали. Функции процессора.(АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс
5.1.7. Запоминающие устройства. Функции памяти.(АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс
5.1.8. Устройств ввода/вывода. Внешние запоминающие устройства.(АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс
5.1.9. Система команд процессора. Команды пересылки данных. Арифметические команды. Логические команды. Команды переходов.(АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс
5.1.10. Адресация операндов. Методы адресации. Регистровая адресация. Косвенно-регистровая адресация. Автоинкрементная адресация. Автодекрементная адресация. (АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс
6.1.11. Процессорное ядро микроконтроллера. Память программ и данных МК. Регистры МК. Стек МК. Внешняя память.(АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс
6.1.12. Организация связи микроконтроллера с внешней средой и временем. Порты ввода/вывода. Таймеры и процессоры событий. Модуль прерывания.(АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс
6.1.13. Вспомогательные аппаратные средства микроконтроллера. Минимизация энергопотребления в системах. Тактовые генераторы МК. Аппаратные средства обеспечени(АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс
6.1.14. Особенности архитектуры сигнальных процессоров(АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс
6.1.15. Особенности организации вычислений в многопроцессорных системах(АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс
6.1.16. Особенности организации хранения и обмена информацией в многопроцессорных системах(АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс
6.1.17. Архитектуры универсальных процессоров. UltraSPARC. IA-32(АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс
6.1.18. Архитектуры БЦВМ. PDP-11. ПОИСК(АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс
6.1.19. Архитектуры БЦВМ. i80386 и i960(АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс
6.1.20. Архитектуры БЦВМ. MIPS 3000. Power PC(АЗ: 2, СРС: 0)
Тип лекции: Информационная лекция
Форма организации: Лекция, мастер-класс