Ответы к экзамену: Схемотехника
Новинка
Описание
Итоговый/аттестационный тест 90%
![]()

- Если время сложения многоразрядных двоичных чисел не критично, какой тип сумматора предпочтительнее?
- Что такое шифратор и для чего он используется?
- Какой стандартный узел имеет при n адресных входов до 2n выходов?
- Какие разновидности входов могут присутствовать у комбинационных узлов и каково их назначение?
- Каково назначение демультиплексора?
- Что такое полусумматор?
- Как подсчитать время задержки счетчика с последовательным переносом?
- При каких значениях входов J и K JK-триггер работает как T-триггер?
- Какая комбинация входных сигналов асинхронного RS-триггера на элементах 2И-НЕ считается запрещенной?
- Из каких триггеров можно получить Т-триггер?
- Что такое триггер?
- Могут ли элементы RS-триггера выйти из строя при подаче запрещенной входной комбинации?
- Какие значения может принимать цифровой сигнал?
- Что такое логический элемент?
- Из скольких строк максимально состоит таблица истинности логической функции от n аргументов?
- Что будет, если длительность входного сигнала на входе инвертора намного меньше времени задержки элемента?
- Чему равно среднее время задержки логического элемента?
- Что такое коэффициент разветвления элемента по выходу?
- Как представляются двоичные числа в формате с плавающей запятой?
- Как происходит сложение двоичных чисел, поступающих в АЛУ в ПК (прямом коде), если АЛУ работает в ДК (дополнительном коде), а результат надо снова перевести в ПК?
- Как в 16-тиричной системе представляются десятичные значения 10, 11, 12, 13, 14, 15?
- Как перевести число из двоичной системы в десятичную?
- Какие признаки вырабатываются в АЛУ?
- Что такое АЛУ и каковы его функции?
- Что такое элемент типа макроячейка (macrocell) в ПЛИС типа CPLD?
- Что такое элемент типа LUT в ПЛИС типа FPGA?
- Чем определяется разброс моментов поступления синхросигнала в различные участки схемы?
- Сохраняется ли информация о программировании ПЛИС типа при сбросе питания?
- Чем отличается метод параллелизма от конвейеризации?
- Сколько LUT4 требуется для реализации схемы одноразрядного полусумматора в ПЛИС типа FPGA?
Характеристики ответов (шпаргалок) к экзамену
Предмет
Учебное заведение
Семестр
Программы
Просмотров
1
Качество
Идеальное компьютерное
Размер
812,43 Kb
Список файлов
СХЕМОТЕХНИКА 90%.docx
МЭИ ИДДО
Комментарии
Нет комментариев
Стань первым, кто что-нибудь напишет!
ИДДО НИУ «МЭИ» 














