Применение ТТЛ и КМОП (944147), страница 13
Текст из файла (страница 13)
Если, как указывалось выше, выход Р МИКРОСХЕМЫ ПОСЛЕДОВА1ЕЛЬНОСГНОГО 1НПА соединить с выхолом ЕК, преобразование будет производиться чески с периодом 13 тактов входных импульсов, В процессе преобразования на выход ПО микросхемы вь сдвинутая на один период входных импульсов информация с П, являющаяся последовательным кодом преобразованного вх напряжения. Разрядность АЦП может быть уменьшена, если использова сто выхода Р любой из выходов 11 — 1, и увеличена, если микр К155ИР17 соединить в соответствии с рис. 62 и использоват соответствующей разрядности.
Микросхему К155ИР17 можно использовать также и для операций, производимых методом последовательных прибли Например, при наличии цифрового умножителя кодов можн роить устройство, извлекающее квадратные корни или произв деление одного цифрового кода на другов. Для извлечения к ного корня микросхема выдает «пробное> значение корня 01 торое с помощью цифрового умножителя кодов возводится в и цифровым компаратором сравнивается с кодом числа, из к надо извлечь корень. Далее работа происходит аналогично АЦП, в результате чего на выходе можно получить код квад корня.
Аналогично можно производить деление или опре1 кода обратного числа. Микросхема КР531ИР18 — шестиразрядный регистр хране формации (рис. 64). Запись информации в регистр производ спаду импульса отрицательной полярности на входе С, при входе разрешения записи Е1. должен быть лог. О. Если на вх лог. 1, запись в регистр запрещена. Микросхема КР531ИР10 (рис. 64) — четырехразрядный хранения информации с прямыми и инверсными выходами, ф онирует аналогично микросхеме КР531ИР18.
Мик1)осхсма КР531ИР20 (рнс. 65) — ксяикв четыре двухвходовых мультиплексора с,' и кс ~ ' ' е~ ка регистром хранения на выходе. На вхо-,', ас к,', — ' ег с ', ды регистра поступают сигналы со вхо- ' ек к " е ек к " В к в и дов е10 микросхемы, еслл на адресном с к входе А лог. О, и со входов ()1, если па иск входе А лог. 1. Запись в регистр произв водится по спаду импульса отрицательРис.
64. Микросхемы КР531НР18 ПОй ПОЛЯРНОСтн На ВХОДЕ С. ПО ФУНЬСЬЖ- хр531ь р1у и КР531Ькр19 онированию эта микросхема близка цикли~дастся ,о входа одного ть вмеосхемы ь ЦАП других жений. о постодящее вадрат- 1...1, коквадрат оторого работе ратного Ьеление ния инится по этом на оде Е1. регистр упкци- ксиинк 70 МИКРОСХГМЫ СРРИЙ ПЛ Рис. 65. Микросхема КР531ИР20 Рис. 55 Микросхема КР531ИР21 вв! ввк сет квзмятт Соедииеиие микросхем 1 ИР21 для увеличеиия разрядности описываемой далее микросхеме КП13 (для КП13 запись происходит по спаду импульса положительной полярности), разводка выводов у них разная. Микросхема КР531ИР21 (рис. 66) не является регистром.
Это комбинационная микросхема статического сдвигателя четырехразрядного кода, по логике функционирования она ближе всего к мультиплексорам. Микросхема имеет семь информационных входов 1)1-1)7, два адресных 1 и 2 и вход разрешения Е. Выходы 1 — 4 выполнены с возможностью их перевода в высокоимпедансное состояние при подаче на вход Е лог. 1, выходы активны при лог. О на входе Е. На выходы 1-4 проходят сипталы с соответствующего входа, номер которого увеличен на десятичный аквивалент двоичного кода, поданного на входы 1 и 2. Если, например, на входах 1 и 2 лот. О, на выходы проходят сигналы со входов В1 — 04, если на входе 1 — лог.
1, на входе 2 — лог. Π— со входов 1)2 — 1)5, если и на входе 1, и на входе 2— лог. 1 — со входов 1)4 — 1)7. Если необходимо сдвигать'восьмиразрядный код, микросхемы КР531ИР21 сле- св дуст соединять в соответствии с рис. 67. вт вб Если же необходим сдвиг более чем на три вв разряда, микросхемы можно объединить согласно рис. 68. Дешифратор 1Н)1 в зависимости от старших разрядов сдвига 4 и 8 выбирает одну из микросхем 1Ю2— 1)П5, выбор входных сигналов внутри микросхемы осуществляют младшие раз- ят ряды сдвига 1 и 2. ез Микросхемы КР531ИР21 находят при- в: мененис в комбинационных умножителях и других случаях.
Допустимое значение выходного тока микросхем в состоянии лог. О стандартное — 20 мА, в состоянии лог. 1— 6,5 мА при выходном напряжении 2,4 В. Входные токи в состоянии лог. О по входам Кср53 1)2 и 1)6 — 4 мА, 1)3 и 1)5 — 6 мА, 1)4 — 8 мА. МИКРОСКЕМЫ ПОСЛЕДОВАТЕЛЬНОСТНОГО ТИПА 77 ааг аог 07 Н5 пб 05 пс 005 Р19 о!в 011 01б РЕ ол Ое 015 ан оо а!г ол О!а Ог 07 Рб 05 пс 05 аг Рг Ог Об о пс а! Ог а! ан ОЮ О9 пв 07 аб Р5 Р7 Н5 Рб 05 Рс О! а 01 07 Н5 Об 05 пс аг Н5 е, г, е с г г, 05 и Р! Ог а! РО11 , ас в г г Р Ра! квяяв11. Оог- ам кабгснго! Рнс. 58. Соединение мнкросчем КР531ИР21 для увеличения сдвига Микросхема ИР22 (рггс. 69) — восьмиразрядный регистр хранения информации, тактируемый импульсом, с возможностью перевода выходов в высокоимпедансное состояние.
Запись ипфорлеации в триггеры регистра происходит при подаче лог. 1 на вход С, в атом случае сигналы на выходах регистра повторягот входные, регистр «прозрачен> для сигналов на входах О1 — 578. При подаче лог. О па вход С регистр переходит в режим хранения информации.
Выходы микросхемы находятся в ак- кевнагг к555нвг! тивном состоянии, если на вход ЕО подан лог. О. Если же на вход ЕО подать ' а! яа е 5 ' п! лог. 1,выходы регистра переходят в вы- ' о! г '- Ва, ! б сокоимпедансное состояние. Сигнал на ВХОДЕ ЕО НЕ ВЛИяЕт На ЗаШИСЬ В трИГГЕ- Тг,",,' е ры, запись может производгпься как ПрИЛОГ.О,таКИПрИЛОГ.1иаатОМВХОдЕ. Л 1! с Микросхема ИР23 (рис.
69) — син- хронный регистр хранения информа- рнс. бй Мнкроскемн ИР22 и ИР23 ции — отличается от ИР22 тем, что запись информации производится по спаду импульса отрицательной полярности на входе С. Инс)юрмация на входах О1-О8 может меняться как при лог. О, так и при лог. 1 на входе С, важна она лишь непосредственно перед переходом сигнала на входе С с лог. О в лог. 1. Нагрузочная способность микросхем К555ИР22 и К555ИР23 в три раза превышает стандартную для микросхем серии К555, дги микросхем хг МИХРООХГМЫ ОЕГИИ ГГЛ КР15ЗЗИР22 и КР1533ИР23 максимальный уровень лог.
0 0,4 В при втекающсм токе 12 мА и 0,5 В при 24 мА, уровень лог. 1 2,4  — при вытекающем токе 2,6 мЛ и 2,5 В при 0,4 мЛ. Для микросхем КР531ИР22 и КР1531ИР23 значение выходного тока в состоянии лог. 0 стандартное — 20 мА, в состоянии лог. 1 — 6,5 мЛ при выходном напряжении 2,4 В. Входные токи в состоянии лог. 0 составляют 0,25 мА. мвззиРм Микросхема ИР24 — восьмиразрядный ревер- сивный сдвигающий регистр со входами параллель- !1~ с е ной записи, совмещенными с выходами (рис. 70).
Микросхема имеет восемь триггеров с выходными д ", ' с ключами, которые могут переводиться в высокоимпедансное состояние (выходы ключей на рис. 70 обозначены 1 — 8), от первого н последнего триггец' к в " ров сделаны также выходы переноса РЕ и РК. „Ь Управляются выходные ключи по двум равноправным входам Е, сбрасываются триггеры по асинхронному входу сброса К. Все другие изменения М"РОСХЕССО "~Г24 состояния триггеров производятся по спадам импульсов отрицательной полярности, подаваемых на вход С. Преобладающие над другими — входы К, Г.
Подача лог. 0 на вход К устанавливает все триггеры регистра в 0 независимо от состояния других входов. Подача хотя бы одной лог. 1 на входы Е переводит основные выходы 1 — 8 в высокоимпедансное состояние независимо от сигналов на лругих входах. Выходы РЕ и Р — стандартные, они всегда находятся в активном состоянии. Режим работы регистра прн лог. 1 па входе К н подаче импульсов на вхол С выбирают по входам 5К и 5Е. При подаче лог.
1 на вход 5К и лог. 0 на вход 5Е по спадам импульсов отрицательной полярности происходит сдвиг информации вправо (вниз по рнс. 70), запись в разряд 1 происходит со входа РК, при лог. 0 на входе 5К и лог. 1 на входе 5Š— влево, запись в разряд 8 — со входа РК При подаче лог. 0 на оба входа 5К и 5Е по импульсам на входе С изменение состояния триггеров не происходит. Во всех зтих случаях состояние (активное илн высокоимпедансное) выходов 1 — 8 определяется сигналами на входах Е Если же на входы 5К и 5Е подана лог.