Explanatory_note_(ДП_23.05.03.16.152_ПЗ) (1228617), страница 3
Текст из файла (страница 3)
Рисунок. 3.2. Расположение выводов микроконтроллера для корпуса DIP-40
Таблица 3.1 – Назначение выводов в микроконтроллерах PIC18F452
| Обозначение | Номер вывода МК | Тип вывода | Тип буфера | Описание |
| 1 | 2 | 3 | 4 | 5 |
| -MCLR/VPP | 1 | Вход сброса микроконтроллера или напряжение программирования | ||
| -MCLR | - | I | ST | Вход сброса микроконтроллера. Активный низкий логический уровень. |
| - VPP | - | P | - | Вход напряжения программирования. |
| NC (No Connect) | - | Эти выводы внутри микросхемы не подключены. |
Продолжение таблицы 3.1
| 1 | 2 | 3 | 4 | 5 |
| OSC1/CLKIN | 13 | Кварцевый резонатор или вход внешнего тактового сигнала. | ||
| OSC1 | - | I | ST | Вход для подключения кварцевого резонатора или внешнего тактового сигнала. ST буфер в RC режиме тактового генератора, CMOS в остальных режимах. |
| CLKIN | - | I | CMOS | Вход внешнего тактового сигнала. Всегда связан с функциями OSC1 (см. OSC1/CLKIN, OSC2/CLKO). |
| OSC2/CLKO/ RA6 | 14 | Кварцевый резонатор или выход тактового сигнала. | ||
| OSC2 | - | O | - | Выход для подключения кварцевого резонатора в режиме кварцевого резонатора тактового генератора. |
| CLKO | - | O | - | В RC режиме тактового генератора на выводе CLKO присутствует сигнал с частотой FOSC/4, синхронный выполнению команд микроконтроллером |
| RA6 | - | I/O | TTL | Канал порта ввода/вывода. |
| PORTA – двунаправленный порт ввода/вывода. | ||||
| RA0/AN0 | 2 | |||
| RA0 | - | I/O | TTL | Цифровой канал порта ввода/вывода. |
| AN0 | - | I | AN | Аналоговый вход 1. |
| RA1/AN1 | 3 | |||
| RA1 | - | I/O | TTL | Цифровой канал порта ввода/вывода. |
Продолжение таблицы 3.1
| 1 | 2 | 3 | 4 | 5 |
| AN1 | - | I | AN | Аналоговый вход 2. |
| RA2/AN2/VREF- | 4 | |||
| RA2 | - | I/O | TTL | Цифровой канал порта ввода/вывода. |
| AN2 | - | I | AN | Аналоговый вход 2. |
| VREF- | - | I | AN | Вход опорного напряжения АЦП. |
| RA3/AN3/VREF+ | 5 | |||
| RA3 | - | I/O | TTL | Цифровой канал порта ввода/вывода. |
| AN3 | - | I | AN | Аналоговый вход 3. |
| VREF+ | - | I | AN | Вход опорного напряжения АЦП. |
| RA4/T0CKI | 6 | |||
| RA4 | - | I/O | ST/OD | Цифровой канал порта ввода/вывода. Выход с открытым коллектором. |
| T0CKI | - | I | ST | Вход тактового сигнала для TMR0. |
| RA5/AN4/-SS/LVDIN | 7 | |||
| RA5 | - | I/O | TTL | Цифровой канал порта ввода/вывода. |
| AN4 | - | I | AN | Аналоговый вход 4. |
| -SS | - | I | ST | Вход детектора пониженного напряжения. |
| LVDIN | - | |||
| PORTB – двунаправленный порт ввода/вывода. На всех входах PORTB могут быть программно включены подтягивающие резисторы. | ||||
Продолжение таблицы 3.1
| 1 | 2 | 3 | 4 | 5 |
| RB0/INT0 | 33 | |||
| RB0 | - | I/O | TTL | Цифровой канал порта ввода/вывода. |
| INT0 | - | I | ST | Вход внешнего прерывания 0. |
| RB1/INT1 | 34 | |||
| RB1 | - | I/O | TTL | Цифровой канал порта ввода/вывода. |
| INT1 | - | I | ST | Вход внешнего прерывания 1. |
| RB2/INT2 | 35 | |||
| RB2 | - | I/O | TTL | Цифровой канал порта ввода/вывода. |
| INT2 | - | I | ST | Вход внешнего прерывания 2. |
| RB3/CCP2 | 36 | |||
| RB3 | - | I/O | TTL | Цифровой канал порта ввода/вывода. |
| CCP2 | - | I/O | ST | Вход захвата 2, выход сравнения 2, выход ШИМ 2. |
| RB4 | 37 | I/O | TTL | Цифровой канал порта ввода/вывода. |
| RB5/ PGM | 38 | |||
| RB5 | - | I/O | TTL | Цифровой канал порта ввода/вывода. Прерывания по изменению уровня сигнала на входе. |
| PGM | - | I | ST | Включение режима низковольтного |
| RB6/PGC | 39 | программирования ICSP. | ||
| RB6 | - | I/O | TTL | Цифровой канал порта ввода/вывода. Прерывания по изменению уровня сигнала на входе. |
Продолжение таблицы 3.1
| 1 | 2 | 3 | 4 | 5 |
| PGC | - | I | ST | Вход тактового сигнала для внутрисхемной отладки и программирования ICSP |
| RB7/PGD | 40 | |||
| RB7 | - | I/O | TTL | Цифровой канал порта ввода/вывода. Прерывания по изменению уровня сигнала на входе. |
| PGD | - | I | ST | Вход тактового сигнала для внутрисхемной отладки и программирования ICSP |
| PORTC – двунаправленный порт ввода/вывода. | ||||
| RC0/T1OSO/ T1CKI | 15 | |||
| RC0 | - | I/O | ST | Цифровой канал порта ввода/вывода. |
| T1OSO | - | O | - | Выход для подключения кварцевого резонатора TMR1. |
| T1CKI | - | I | ST | Вход тактового сигнала для TMR1/TMR3 |
| RC1/T1OSI/CCP2 | 16 | |||
| RC1 | - | I/O | ST | Цифровой канал порта ввода/вывода. |
| T1OSI | - | I | CMOS | Вход для подключения кварцевого резонатора TMR1. |
| CCP2 | - | I/O | ST | Вход захвата 2, выход сравнения 2, выход ШИМ 2. |
| RC2/CCP1 | 17 | |||
| RC2 | - | I/O | ST | Цифровой канал порта ввода/вывода. |
| CCP1 | - | I/O | ST | Вход захвата 1, выход сравнения 1, выход ШИМ 1. |
Продолжение таблицы 3.1
| 1 | 2 | 3 | 4 | 5 |
| RC3/SCK/SCL | 18 | |||
| RC3 | - | I/O | ST | Цифровой канал порта ввода/вывода. |
| SCK | - | I/O | ST | Вход/выход тактового сигнала в режиме SPI. |
| SCL | - | I/O | ST | Вход/выход тактового сигнала в режиме I2C. |
| RC4/SDI/SDA | 23 | |||
| RC4 | - | I/O | ST | Цифровой канал порта ввода/вывода. |
| SDI | - | I | ST | Вход данных в режиме SPI. |
| SDA | - | I/O | ST | Вход/выход данных в режиме I2C. |
| RC5/SDO | 24 | |||
| RC5 | - | I/O | ST | Цифровой канал порта ввода/вывода. |
| SDO | - | O | ST | Выход данных в режиме SPI. |
| RC6/TX/CK | 25 | |||
| RC6 | - | I/O | ST | Цифровой канал порта ввода/вывода. |
| TX | - | O | - | Выход передатчика USART в асинхронном режиме. |
| CK | - | I/O | ST | Вывод синхронизации в синхронном режиме USART. |
| RC7/RX/DT | 26 | |||
| RC7 | - | I/O | ST | Цифровой канал порта ввода/вывода. |
| RX | - | I | ST | Вход приемника USART в асинхронном режиме. |
| DT | - | I/O | ST | Вывод данных USART в синхронном режиме. |
Продолжение таблицы 3.1
| 1 | 2 | 3 | 4 | 5 |
| PORTD – двунаправленный порт ввода/вывода или параллельный ведомый порт для подключения к шине микропроцессора. | ||||
| RD0/PSP0 | 19 | |||
| RD0 | - | I/O | ST | Цифровой канал порта ввода/вывода. |
| PSP0 | - | I/O | TTL | Данные параллельного ведомого порта. |
| RD1/PSP1 | 20 | |||
| RD1 | - | I/O | ST | Цифровой канал порта ввода/вывода. |
| PSP1 | - | I/O | TTL | Данные параллельного ведомого порта. |
| RD2/PSP2 | 21 | |||
| RD2 | - | I/O | ST | Цифровой канал порта ввода/вывода. |
| PSP2 | - | I/O | TTL | Данные параллельного ведомого порта. |
| RD3/PSP3 | 22 | |||
| RD3 | - | I/O | ST | Цифровой канал порта ввода/вывода. |
| PSP3 | - | I/O | TTL | Данные параллельного ведомого порта. |
| RD4/PSP4 | 27 | |||
| RD4 | - | I/O | ST | Цифровой канал порта ввода/вывода. |
| PSP4 | - | I/O | TTL | Данные параллельного ведомого порта. |
| RD5/PSP5 | 28 | |||
| RD5 | - | I/O | ST | Цифровой канал порта ввода/вывода. |
| PSP5 | - | I/O | TTL | Данные параллельного ведомого порта. |
Продолжение таблицы 3.1
| 1 | 2 | 3 | 4 | 5 |
| RD6/PSP6 | 29 | |||
| RD6 | - | I/O | ST | Цифровой канал порта ввода/вывода. |
| PSP6 | - | I/O | TTL | Данные параллельного ведомого порта. |
| RD7/PSP7 | 30 | |||
| RD7 | - | I/O | ST | Цифровой канал порта ввода/вывода. |
| PSP7 | - | I/O | TTL | Данные параллельного ведомого порта. |
| PORTE – двунаправленный порт ввода/вывода. | ||||
| RE0/-RD/AN5 | 8 | |||
| RE0 | - | I/O | ST | Цифровой канал порта ввода/вывода |
| -RD | - | I | TTL | Вход сигнала чтения ведомого параллельного порта (см. –WR и –CS). |
| AN5 | - | I | AN | Аналоговый вход 5. |
| RE1/-WR/AN6 | 9 | |||
| RE1 | - | I/O | ST | Цифровой канал порта ввода/вывода |
| -WR | - | I | TTL | Вход сигнала записи в ведомый параллельный |
| AN6 | - | I | AN | Аналоговый вход 6. |
| RE2/-CS/AN7 | 10 | |||
| RE2 | - | I/O | ST | Цифровой канал порта ввода/вывода |
| -CS | - | I | TTL | Вход сигнала выбора ведомого параллельного порта (см. –RD и –WR). |
| AN7 | - | I | AN | Аналоговый вход 7. |
Окончание таблицы 3.1
| 1 | 2 | 3 | 4 | 5 |
| VSS | 12,31 | P | - | Общий вывод для логики ядра и портов ввода/вывода. |
| VDD | 11,32 | P | - | Напряжение питания для логики ядра и портов ввода/вывода. |
В таблице приняты следующие обозначения:














