Неофициальный отзыв 4 (Блоки динамического предсказания переходов высокопроизводительных суперскалярных RISC микропроцессоров ответственного применения)
Описание файла
Файл "Неофициальный отзыв 4" внутри архива находится в папке "Блоки динамического предсказания переходов высокопроизводительных суперскалярных RISC микропроцессоров ответственного применения". PDF-файл из архива "Блоки динамического предсказания переходов высокопроизводительных суперскалярных RISC микропроцессоров ответственного применения", который расположен в категории "". Всё это находится в предмете "технические науки" из Аспирантура и докторантура, которые можно найти в файловом архиве НИУ «МЭИ» . Не смотря на прямую связь этого архива с НИУ «МЭИ» , его также можно найти и в других разделах. , а ещё этот архив представляет собой кандидатскую диссертацию, поэтому ещё представлен в разделе всех диссертаций на соискание учёной степени кандидата технических наук.
Просмотр PDF-файла онлайн
Текст из PDF
Отзыв на автореферат диееертациовной работы Бареких Михаила Евгеньевича ггйлоки динамического предсказания переходов высокопроизводительных суперскалярных К1БС микропроцессоров ответственного применения», представленной на соискание ученой степени кандидата технических наук по специальности 05.13.05 — «Элементы и устройства вычислительной техники и систем управления» Потребности отечественной промышленности в современной аппаратуре требуют, в том числе, и разработки высокопроизводительных микропроцессоров. Растущая сложность современных СБИС, имеющих в своем составе процессорные ядра, а также рост предъявляемым к ним требованиям по производительности, надежности, энергопотреблению и пр. требуют постоянного совершенствования методов проектирования.
Задача повышения производительности микропроцессоров отечественной разработки при соблюдении баланса между требуемыми для этого аппаратными ресурсами и производительностью, на которую был сделан акцент в представленной работе, является акт альной за ачей.
В своей работе Барских М.Е. производит исследование схем динамического предсказания условных переходов для применения их в процессорах разработки ФГУ ФНЦ НИИСИ РАН. Надо отметить, что в функционале таких блоков, как блок предсказания переходов, присутствуют механизмы восстановления состояния процессора при неправильном предсказании, что затрудняет его тестирование. Для решения этой задачи автором предлагается методика валидации, ориентированная на доказательство качества реализации подобных блоков. Кроме этого, автором предлагается методика оптимизации, которая помогает оценить эффективность тех или иных решений в контексте их влияния на производительность процессора. Предложенные автором методики несомненно отличаются на ной новизной.
Автор показывает, что применение предлагаемых методик и современных САПР позволяет повысить качество тестирования и уменьшить требуемое на моделирование время. В качестве замечаний по авто е е ат необходимо отметить следующее: Список основных подмодулей блока динамического предсказания условных переходов не полностью отражен на структурной схеме блока (рис. 1 автореферата).
В частности, на схеме нет блоков выполнения коротких циклов и контрольных регистров. В качестве критерия для оптимизации используется только производительность процессора, нет оценок снижения потребляемой мощности в случае упрощения схемы предсказания. .