135553 (722257), страница 2
Текст из файла (страница 2)
определяем ток логической части элемента :
-
Из формулы:
и
определяем точки эмиттерных повторителей:
-
Из формулы:
и
определяем ток источника опорного напряжения:
-
Из формулы:
определяем общий ток, потребляемый элементом в состоянии “0” и (“1”):
-
Из формулы:
определяем мощность потребляемым логической частью элемента:
-
Из формулы:
определяем мощность эмиттерных повторителей:
-
Из формулы:
определяем мощность потребляемую источником опорного напряжения:
-
Из формулы (2.17), (2.18), (2.19) определяемм суммарную мощность потребляемая элементом (одинаковая для состояния “0” и “1”):
-
Из формулы:
определяем и :
-
Из формулы:
определяем входное сопротивление элемента, когда на входе действует напряжение логического “0”:
-
Из формулы:
определяем входное сопротивление элемента, когда на его входе действует напряжение логической “1”:
-
Из формулы:
определяем входное сопротивление элемента, когда на выходе действует напряжение логического “0”:
Расчёт динамических параметров
-
Из формулы:
где fT – граничная частота усиления транзистора.
При fT=11 МГц определяем:
-
Из формулы:
и
где М – количество транзисторов в схеме VT1VT3, VT6; Ск - ёмкость коллекторных переходов транзисторов; Сп1 – паразитная ёмкость металлических соединений и изоляции транзисторов и резистора R1; С2 – ёмкость на выходе транзистора VT6; В – статическое значение коэффициента усиления транзистора VT6; Сн – ёмкость нагрузки; Сп2 – паразитная ёмкость изоляции резистора R6 и металлических соединений подключенных к выходу схемы.
При М=4, Ск=2 пФ, Сп1= 1 пФ, Сн=30 пФ, Сп2= 2 пФ.
-
Из формулы:
-
Из формулы:
-
Из формулы:
-
Из формулы:
определяем время наростания потениала:
-
Из формулы:
определяем задержку при включении:
-
Из формулы:
определяем задержку при выключении:
-
Из формулы:
определяем среднюю задержку распространения:
-
Из формулы:
определяем время перехода из состояния “1” в состояние “0”:
-
Из формулы:
определяем время перехода из состояния “0” в состояние “2”:
-
Из формулы:
ВЫВОДЫ
Целью данного курсового проекта являлась разработка логического элемента эмиттерно-связанной логики. В выборе схемы логического элемента был произведен краткий обзор существующих схем серий ЭСЛ.
По заданным данным определил основные статические характеристики разрабатываемой схемы. Расчет показал, что средняя потребляемая мощность не превышает заданного значения. В этом же разделе определил номинальные значения резисторов и конденсаторов, используемых в схеме. Это позволило рассчитать динамические параметры схемы ЭСЛ.
СПИСОК ИСПОЛЬЗУЕМЫХ ИСТОЧНИКОВ
-
Соломатин Н.М. Логические элементы ЭВМ: Практ. пособие для вузов, 2-е изд., перераб. И доп. – М .: Высш. шк., 1990.-160с.
-
Ушаков В.Н. Основы радиоэлектрники и радиотехнические устройства. Учеб. Пособие для радиотехнических вузов., - М.: Высш. шк., 1976.-424с.
-
Будинский И.В. Логические цепи в цифровой электронике. – М.: Высш. шк., 1977.-323с.
-
ДСТУ 3008-95. – Видання офіційне















