Угрюмов Е.П. Цифровая схемотехника (2004) (1095893), страница 50
Текст из файла (страница 50)
«огорые располомсны и щгивсгсг. тующеи спверпз АП Пиния Аю разреииют !мосту микросхемы РКОМО в первой погювнне первои четверги АП прн нулевал! состоянии и ра(а!1 микросхемы РКОМ! — при единичном Линии А!..Аь испо!ьзоввнь! лы линеигюй селекции вне!пних устроиств, а линия Ап и Ан тюка! ирую!сл лс.
шифраго(юм ОС?, для рвзрсшеннл !юбщы мггщзшщм зм бй(АМ3. 5КАМП в их зонах адресов. Символов! "Х" обозначены без(мззи пгые состояния адресных рвзр юга, в буквой д — разряды, "дсколируемые !!а «рисгвлле", т е входящие в с сщв ', адресных вхогов самих щ!кросхеьг памяти и. и адресных линии гнбгрсг!нггх ',. регистров ВУ глава а П!сть, наарнмер, в АП емкое ъю 64К требуетея размеспггы си о лам субмо пуля памяти по 8К аарссов в каждом Пра абсолютной «лрссапнн !рис 5 16, в) на влреспые вюлы самих ИС памяти пою!лают 13 мташянх )маралов шцжса ш~г! штресапии 8К ячеек субмолуля Осгившиеся рюрялы Аи ю поступаю ие лешиф)штар, ну ~евай и единичный пыхолы которо~о ртззреп~зчот работу субмодухей СМ ! и СМ2 Остальные вьжолы лешифршорт могут быть испольюваны гшя полю~ючеиия друэна объектов адресапин в зоне АП„осглвшеися сгюбодной !48К) и, ак суа» луг.
г а а„ зтк сус еду ьт ик суа еди а ыве ~ ста оду ий агн ' При неабсслюгиой адресапни тюнин адреса А!т, по-орсжнему палаиися на аресные вхолы ИС, в для выборе одной из них нспользуетсл линии Ао бинг!и Ага и Ан не иг.пользуются еообгле, их со«гоянил безрю пгчнь Схема : юрссапни (рис 516, б) упропшшся, вместо ле;зифрато)м 3 над" нужен швько инвертор Плагой ю это являеп,я заняггте двуъш субмодулямн ге 8К " всего АП Де!тствпелыто, ше адреса вила РХХбд б прннвлзежш субиоатгпо СМ1, а эю соотш" стиуш верхним 32К АП Все адресе вива 1ХХбд с) чрииаалел ат субьголуьго СМ2 и ею~имеют 32К в нижней юг ги АП '; йеаГкояюшая азрссапия — ааетаточ~ о гибкни поахол к псс~рое~ ию схем .
лекалироаанн«гдреса 28тя азрссапии объекта можно исполшовагь более —,: яхн пенес широкую зону АП, зыби!жя при нсобхоаимости колгпрсмисс ме- : ' му кгий ими рггпенними, показанными на рис. 5.16 Цифре» сх могеюзн Так, в частности, если лдя адресации субмодулей СМ! и СМ2 нспользомпь не 14 рюрнеоа адреса, как а последнем примере. а 15 при назначении юрасов бОХ44...4 лля первого субмолуля и 0)Хдд .д длн «торого, го первая ~гтверть АП булез занята варнами СМ1, ьторая — адресами СМ2, а тр:п*л и четвертая свободны Иначе говор», "расхолоеание" областей АП окюхется вдвое меньшим, чем для схемы (рис.
5.16, оз, но, в то же время, в схеме декодирования алроса вместо иншртора потребуетсл леиозфрагор "2 на 4" 8 итоге получаетс» вариант, промежуточный межау схемаьги Мхощопзои ддресации и незбсолютней с мнннмаяьным числоьг адресных разрядов Пример б Для работы процессора с ИС памяти наряду с сигналами адресации нужны и др)тие упрамяюшие сигнмты На рис 5.17 лзн приьгср выработки сигналом управленип лал тактнруемого 5йАМ, гребуюзггега импульсных сигов.юв С5. Лая возвращении С5 к пассивноъзу (высокому) уровню межм шзю~зхзгз обрмаения к ЗУ, что и придает импульсныи характер этому сщназь, нспользуетс» конъюнкция сигналов ЯГМК и МКМЪУ как сщнал разреза~гни» )жботы дешифратора.
В этом случае между пиклами обращения к ЗУ в сигнал чтения из памяти М5)ЪТК и сигнию записи в оамять МИМИ пв сиены, г, е иые~ат едииичныс уровни. При этом на вгахогге коиъюпьторе вырабатыюется единичный снгнат, залрешахицнй рабюту лагг!нбджторв, да выхоле которшо форынруютсв пассивные (елиничные) урогщзг, ~ г снпмь ются сигналы С5 При любохг об!юзпении к памяти акгивизируюкл (становятся нулевыми) снююл МПМН нли ЯЕМК, что создаст пулевою сигнал на выходе конъюиктора и разрешает рауюту дешггфранзра рие. влт. пм ю м мчъзбмхи оюнлоа изжмюмел та пъ с о .
а х юю а! Иа рис. 5.!7 показан также возможный способ выработки сигнаю готовности. полмюеьюго на дхол КОУ микропроцессоре Когда ыикропролессор Глава Л обралшется к мелленному субмслулю, соотвегствуюший сигнал СБ стано мося нулевым, и совпадение лвух нулей на яходах элемента ИЛИ-НЕ лас нз его «ыхоле единицу, запускаюшуго генератор слиночных импуяьсов Ог На время сушествованил э!ого импульса сигнал готовноо~и сниьгаешя, и МП вводит в никх обрашения к памяти такты ожидания. По окон юлии импульса появляемся сигнал КОУ, МП выхолит нз состояния ожнлания и реаяшует операиию обмена. Дяительносгь импульса подбираегся сою~ вегстеенно требованиям медленного субыодуля Покаыниый на рис.
К18 генератор вьграбатывает олиночный импульс, синхронизированный с тактовыми импульсами системы. При гпсую~ггни сигнала УГА1Т в кажном машинном цикле сипгал А1.Е сбрасывает трнпсры. нз выл злемегпа И-НЕ лекствует нулевой сигнал с еыхола триггера Т1 и, еле домпельно, сигнал КОУ = 1 Поггмение сишлшз ША1Т приволнт к установ«е первым же тактовым импульсом триггера Т1, на вхолсх элемента И-НЕ обз сигнала становятся единичныьгн и вьжол К!ЭУ принимэег нулевое зна. чение Это состояние проспится ло тех пор, покз единичное сошояпгге не продвинется по цепыгке гримеров ло книна. Установка тргнге!ж Тв союве на входе элемента И-НЕ нулеизй сигнал, и КОУ сыпет елин ичныи, что позволит МП перейти к операнин облгена.
Вводимое число тактов ожидания здесь соответствует числу триггеров в леночке, начиная с Ту :, Вяе. В.тй. Пр г ар с«мя е и ц о алв изгагавгюсги,р работе процессоре слвмвгью малс об юродеяствю . Анализ нагрузочных условий . Пжле разработки г!гункшгонкчьно-логической схемы управления лампи,ю : сяедуст провести анализ нагруженности всех ее элементов Такой анализ „грсбует учета как токовой ншрузки в обоих статических сгютолнилх, шк и ,*„емкостной нагрузки.
Для обоих состояний выхода элемента суммарныи ток загрузки не должен превышать указанного в технических условиях лу! ловустимого выходного токж Суммарная емкость вхолов, нодгшюченных к вывжу ланиого элемента в сумме с емкостью монтажа также не должна презмшать лопусгимаи лля ланного элемента. лло ЦнЯ х ен яха ))Ля выхопов типа ОК (с открьпым козлектором) определяются сапрогггвления резисторов внешней пепи Пы — В (сн ф' ! 2). Перегрузки элементов лолжны быть устранены введением буферных ыккалов илн другими сшюобами (сн 3 ! 6) Согласование врвминнык диаГрамм МП н ЗУ Имея уточненную по резуяьтаталг аиазиза нюрузок схему. монн рассмгпреп, задачу соглмхянниа временньп лиагрллгм МП (тсчнее.
сисгемнои ппн и) и ЗУ. Таксе согласование — необхгмимое условие )мбо~сспоссбнас~ и гюл емы Исходными данными тыя анализа временных ссотнснгений си~ пиигхз яюхются О временные лиаграммы машинныл пиклов МП, О временные диаграммы пиклав гнбогы ЗУ; О схема алресамии и бюрьгирования управляющих сигналов ЗУ; О сведения о зааержказ сигнаэов в злеменах схемы и пепла связи ° ежду ними При анрелелении задержек элементов слелует иметь в вилу их зввиснмсхгь от емкссгных на~ р)сок на выколе ИС (см. й' ! ! ) Перечень режимных параметров ЗУ (необходимых ллитезьнсстегг сиггяьзогч их прсдустаномтк, времен улержания н сохранения) лссюточно велик Ме толика их обеспечения будет покаюна на примере нек порыл параметров.
дна тиз лля других выпояняется анаяогичным способом рнс. Л.тл. С мза тозе;аз пжада алОв о у р. а а ю Глаза 5 Рассмотрим прг кеес чтп фгя ннкрссшнм .9ДДД) пзшпруемого ~нпа Выяс. вим вопросы, сшзвингге со временем доступа цо адресу гл, по:игппюу вы борз гез н ц)тедустаиоакцй зд)теса относит«льио снгг)алз СЗ ))зй з~огг |юсаозьзусмс» схемой. привеленнои па рис.
5 (9, на котарои показаны ~рак~ы лрсхоклеиия интересуюших нас сигнаяов. Начазом отсчета считаем момент выстюшюцш алрсса на николах Л(П Пекле )г мого прпцсхг лгп слеггуюшие процессы ". Г) час~в старшего полуадреса поступает цв ЗУ срез время гдш ззтсржки буфера (лрупш часть стар!пою псыуадреса пос )пзег на гкшифрлпгр вы. (жботки сягнвзов Сбл ); .- О млаюпип цспуаарес пояшхегся на «ходах ЗУ 1гошнес, чеи старшин, г к шлю о через время гхг сигнал А!.Е задним фронтам загружает регистр, после чего через время:алержки регистра гкс, сформируется алрос нз вхааал ЗУ: ,.
О герлз щ:емя гх пои~с посгупленил азрссз ЗУ вьцжбатываш аыхолные ланные Нх — хзРактеРис пгкз ЗУ по ТУ), " О пг истечении времени задержек шины и буфера лацнык (гш и гго) данные полвятся на внниях АОт ц микропроцессор», н то гюлжно произоюи нс позднее, чем в момент гко, опредезясмын временнсю лиаграмьн И Л(П сйвлн пере ~исггеннгзх .юдгржек пояснении грсьуе~ ли~ззь параметр г!ц — звмржкз нпп~ьс Такая ььгержка появляется, если ЗУ имеет выхоггы с о~мазь гим кшшекш(юм, и при об(тац~енигг к оамиги пр:мсхолгп перектючсни из ауты в елингцгу л линиях шины ланных (каскш ь с открыпзм коллекторны медленно бюрмируюг позожигеггьнгзе фрглггьг). Как правило, полобных сит)алий избегают (например, улержиелют линии ~ггггны в елиничных состояниях при отсугс1вии на ннх спгназоы, шк что прн поянтснии лапных про- :' зсходхг только нерсьлюге~ ия в ноль в соо~шцствузшгих разрыва) Позтому в вгьггсчгшеы валер;кку гш учитышть на будем Таким абра юм, на оснсаанигг сказанного лолж~ ю сцблюлю ~ н ссоп опение ' гы ч гко + 'х г !во ..
глц. Ипгсрыш гхц сошасно ТУ на Л(П вырвкаешя соотношением гло = (Зг 2 е ЫТ вЂ” 225 нс, тле Т вЂ” ллигочьность шкш и Ы -- число иксов ожидания в пиюм чипах Если неравенство уловлетворяшсн нри И = й, го возможна работа тюз ~злзт и 'Вюом с пюш пази зн е ид ржю зкм нтовуызы и ябсзукт на рхюрз са При оп нье пт)зина по метелу ~игпулшс~о слу ая у ли юпа приклы ыг звшл мгерг ек. м . шьны цзи минюи юные Цифр с еммеюг ю ожидания.
Иначе среб)ется ввести столыю тактов ожилвннл. сколько нотребуегся для удовлетворения неравенства Из полученного нерааенспю слеп)вт условие, предыгвляемое к параметру гь Ш с глп()() (гль + гко + гвп). Рассмотрим теперь тр:бованил к параметру памяти ггэ. И» отмеченною аылге следует. чю сигнал СБА (сигнал выбора субьюдуля, получаеьгь и лег кодирошниеьг нескольких старших раэрэ!лов аареса) пояктхсюя па ехоле элемента ИЛИ с номером три через ярема ггп к+ грс Нулевой сигаю на нижнем входе этого элеыента ИЛИ появитса позднее и опрелелит тем самым момент поступления сигнала СБи на вхол ИС памяти. Этот ск|гн,к обоэнажииый гшк БТВ. нолвится в момент времени глг + цгли г ги, пи глс- — параметр временной диаграммь| М П (интерюл ьюклу номе| пялили вистаалеиил адреса и с»ро(ж чтения) По истечении времени задержки»лемента ИЛИ иа входе СБи сформируется сигнал выбора с)бмолуггя После шгяо памяти и ребуется «реня гсэ лая подготовкг~ амхолнь ла иых, каторис после задержки в буфере данных появятся на липняк АО» э микгюпршгесыап.