F00-17 (1041601), страница 4
Текст из файла (страница 4)
12417.3. Тактирование…………………..................................................................................................................... 125Рисунок 17.4. Временные диаграммы сигналов данных/тактирования............................................................ 12517.4. Регистры специального назначения модуля SPI........................……………............................................ 126Рисунок 17.5. SPI0CFG: Регистр конфигурации модуля SPI............................................................................. 126Рисунок 17.6. SPI0CN: Регистр управления модуля SPI....................................................................................
127Рисунок 17.7. SPI0CKR: Регистр установки тактовой частоты модуля SPI......……….......…........................ 128Рисунок 17.8. SPI0DAT: Регистр данных модуля SPI...............................…………………............................. 12818. УАПП…......……………................................................................................................... 129Рисунок 18.1. Структурная схема УАПП...…………..........................................................................................
12918.1. Режимы работы УАПП………………......................................................................................................... 130Таблица 18.1. Режимы работы УАПП….............................................................................................................. 130Рисунок 18.2. Пример использования УАПП в режиме 0......................…........................................................
130Рисунок 18.3. Временные диаграммы УАПП в режиме 0.................................................................................. 130Рисунок 18.4. Временные диаграммы УАПП в режиме 1….............................................................................. 131Рисунок 18.5. Пример использования УАПП в режимах 1, 2 и 3......................................................................
132Рисунок 18.6. Временные диаграммы УАПП в режиме 2 и 3............................................................................ 13218.2. Поддержка связи с несколькими МК……………...................................................................................... 133Рисунок 18.7. Пример использования УАПП в многопроцессорном режиме................................................. 1334.2002; Rev. 1.4CYGNAL Integrated Products, Inc. 2002Page 5C8051F000/1/2/5/6/7C8051F010/1/2/5/6/7Таблица 18.2. Тактовые частоты, соответствующие стандартным скоростям обмена.......................................
134Рисунок 18.8. SBUF: Регистр буфера данных УАПП…………............................................................................. 134Рисунок 18.9. SCON: Регистр управления УАПП…….......................................................................................... 13519. ТАЙМЕРЫ........................................................................................................................... 13619.1. Таймер 0 и таймер 1……………......................................................................................................................
136Рисунок 19.1. Структурная схема таймера 0 в режиме 0....................................................................................... 137Рисунок 19.2. Структурная схема таймера 0 в режиме 2…................................................................................... 138Рисунок 19.3. Структурная схема таймера 0 в режиме 3.......................................................................................
139Рисунок 19.4. TCON: Регистр управления таймерами 0 и 1.................................................................................. 140Рисунок 19.5. TMOD: Регистр режима таймеров 0 и 1….…................................................................................. 141Рисунок 19.6. CKCON: Регистр управления тактированием таймеров 0, 1 и 2................................................... 142Рисунок 19.7. TL0: Младший байт таймера 0......................................................................................................... 143Рисунок 19.8.
TL1: Младший байт таймера 1…..................................................................................................... 143Рисунок 19.9. TH0: Старший байт таймера 0....….................................................................................................. 143Рисунок 19.10. TH1: Старший байт таймера 1……................................................................................................ 14319.2. Таймер 2……………......................................................................................................................................... 144Рисунок 19.11.
Структурная схема таймера 2 в режиме 0............…..................................................................... 145Рисунок 19.12. Структурная схема таймера 2 в режиме 1…................................................................................. 146Рисунок 19.13. Структурная схема таймера 2 в режиме 2….................................................................................
147Рисунок 19.14. T2CON: Регистр управления таймером 2...................................................................................... 148Рисунок 19.15. RCAP2L: Младший байт регистра захвата таймера 2.................................................................. 149Рисунок 19.16. RCAP2H: Старший байт регистра захвата таймера 2.................................…..............................
149Рисунок 19.17. TL2: Младший байт таймера 2....................................................................................................... 149Рисунок 19.18. TH2: Старший байт таймера 2........................................................................................................ 14919.3. Таймер 3……………......................................................................................................................................... 150Рисунок 19.19.
Структурная схема таймера 3......................................................................................................... 150Рисунок 19.20. TMR3CN: Регистр управления таймером 3................................................................................... 150Рисунок 19.21. TMR3RLL: Младший байт регистра перезагрузки таймера 3..................................................... 151Рисунок 19.22. TMR3RLH: Старший байт регистра перезагрузки таймера 3.................................................... 151Рисунок 19.23. TMR3L: Младший байт таймера 3................................................................................................. 151Рисунок 19.24.
TMR3H: Старший байт таймера 3.................................................................................................. 15120. ПРОГРАММИРУЕМЫЙ МАССИВ СЧЕТЧИКОВ.................................................... 152Рисунок 20.1. Структурная схема ПМС……….......................................................................................................
15220.1. Модули захват/сравнение……………............................................................................................................. 153Таблица 20.1. Настройка модулей захват/сравнение в регистре PCA0CPM………………………………….... 153Рисунок 20.2. Схема формирования прерывания от ПМС....................................................................………… 153Рисунок 20.3 Структурная схема ПМС в режиме захвата....................................................................………….
154Рисунок 20.4. Структурная схема ПМС в режиме программного таймера................….......................…………155Рисунок 20.5. Структурная схема ПМС в режиме высокоскоростного выхода…...............................…………155Рисунок 20.6. Структурная схема ПМС в режиме ШИМ.......................................................................…………15620.2. Таймер/счетчик ПМС..…………..................................................................................................................... 157Таблица 20.2. Выбор тактового сигнала для ПМС................................................................................................. 157Рисунок 20.7.
Структурная схема таймера/счетчика ПМС.................................................................................... 15720.3. Описание регистров, связанных с работой ПМС........................................................................................... 158Рисунок 20.8. PCA0CN: Регистр управления ПМС................................................................................................ 158Рисунок 20.9. PCA0MD: Регистр режима ПМС…….............................................................................................. 159Рисунок 20.10. PCA0CPMn: Регистры управления модулями захват/сравнение................................................