Для студентов ИДДО НИУ «МЭИ» по предмету ЭВМ и периферийные устройства (ЭВМиПУ)Основные устройства ЭВМ. Режимы адресации и форматы команд 16-разрядного процессораОсновные устройства ЭВМ. Режимы адресации и форматы команд 16-разрядного процессора
2024-01-292025-01-01СтудИзба
Ответы к зачёту КМ-2: Основные устройства ЭВМ. Режимы адресации и форматы команд 16-разрядного процессора
Описание
Работа сдана на оценку 5.
Вопросы из теста:
Значения каких регистров изменяются при выполнении команд межсегментных переходов?
Значения каких регистров изменяются при выполнении команд условных переходов?
Из каких основных устройств состоит ЭВМ?
Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата в случае суммирования чисел, заданных в обратном коде, по сравнению с суммированием чисел, заданных в дополнительном коде?
Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата на его выходе в случае суммирования чисел, заданных в обратном коде, по сравнению с суммированием модулей чисел?
Как называется совокупность микрокоманд, предназначенная для выполнения некоторой функционально законченной последовательности действий?
Какая операция соответствует действию, представленному на изображении, в арифметико-логическом устройстве?
Какие блоки входят в состав микропрограммного устройства управления?
Какие из режимов адресации не используются в системе команд 16-разрядного микропроцессора?
Какие основные параметры характеризуют запоминающее устройство?
Какие регистры можно использовать при косвенной адресации в 16-разрядном микропроцессоре?
Какие регистры можно использовать при относительной базово-индексной адресации в 16-разрядном микропроцессоре?
Какие схемные решения используются при построении датчика сигналов?
Какие функции должен выполнять регистр множимого RGX в АЛУ, выполняющем операцию умножения чисел, заданных в прямом коде, со старших разрядов множителя?
Какие функции должен выполнять регистр множителя RGY в АЛУ, выполняющем операцию умножения чисел, заданных в дополнительном коде, с младших разрядов множителя?
Какие функции должен выполнять регистр множителя RGY в АЛУ, выполняющем операцию умножения чисел, заданных в прямом коде, с младших разрядов множителя?
Каким образом в арифметико-логическом устройстве при выполнении умножения чисел, заданных в дополнительном коде, с младших разрядов множителя осуществляется переход к анализу очередного разряда множителя?
Какова минимальная адресуемая ячейка памяти в современных ЭВМ?
Какова разрядность регистра множимого RGX (без учета знакового разряда) в АЛУ, выполняющем операцию умножения п-разрядных чисел, заданных в прямом коде, с младших разрядов множителя?
Какова разрядность физического адреса 16-разрядного микропроцессора?
Какова разрядность эффективного адреса 16-разрядного микропроцессора?
Каково назначение признака s в командах, использующих непосредственный операнд?
Каково назначение устройства управления в ЭВМ?
Какое из запоминающих устройств в составе одной ЭВМ обладает наибольшей емкостью?
Какое из понятий соответствует действию, выполняемому одним управляющим сигналом за один такт?
Какое из представленных запоминающих устройств в составе одной ЭВМ обладает наиболее высоким быстродействием?
Какое сочетание режимов адресации двухоперандной команды невозможно в системе команд 16-разрядного микропроцессора?
Какой из сегментных регистров используется по умолчанию при формировании физического адреса операндов, находящихся в оперативной памяти, при режимах адресации, не использующих для формирования эффективного адреса регистр ВP?
Какой сигнал необходимо подавать на вход СО сумматора в АЛУ, выполняющем операцию умножения чисел, заданных в обратном коде?
Какую длину имеет команда прямого межсегментного перехода?
Какую длину имеет непосредственный операнд в 16-разрядном микропроцессоре при значении признака w=1?
Какую длину может иметь непосредственный операнд в 16-разрядном микропроцессоре?
От чего зависит разрядность памяти микропрограмм микропрограммного устройства управления?
Откуда в арифметико-логическое устройство поступают управляющие сигналы?
Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD AX, 1234h
Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): SUB [SI+12h], DX.
Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): SUB AL,25h
Сколько БИС с организацией 1К слов по 1 разряд потребуется для построения ЗУ организацией 4К слов по 4 разряда?
Сколько БИС с организацией 1К слов по 16 разрядов потребуется для построения ЗУ с организацией 16К слов по 32 разряда?
Чем определяется время обращения к регистровой памяти?
Чем определяется емкость памяти?
Чем характеризуется идеальное запоминающее устройство?
Вопросы из теста:
Значения каких регистров изменяются при выполнении команд межсегментных переходов?
Значения каких регистров изменяются при выполнении команд условных переходов?
Из каких основных устройств состоит ЭВМ?
Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата в случае суммирования чисел, заданных в обратном коде, по сравнению с суммированием чисел, заданных в дополнительном коде?
Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата на его выходе в случае суммирования чисел, заданных в обратном коде, по сравнению с суммированием модулей чисел?
Как называется совокупность микрокоманд, предназначенная для выполнения некоторой функционально законченной последовательности действий?
Какая операция соответствует действию, представленному на изображении, в арифметико-логическом устройстве?
Какие блоки входят в состав микропрограммного устройства управления?
Какие из режимов адресации не используются в системе команд 16-разрядного микропроцессора?
Какие основные параметры характеризуют запоминающее устройство?
Какие регистры можно использовать при косвенной адресации в 16-разрядном микропроцессоре?
Какие регистры можно использовать при относительной базово-индексной адресации в 16-разрядном микропроцессоре?
Какие схемные решения используются при построении датчика сигналов?
Какие функции должен выполнять регистр множимого RGX в АЛУ, выполняющем операцию умножения чисел, заданных в прямом коде, со старших разрядов множителя?
Какие функции должен выполнять регистр множителя RGY в АЛУ, выполняющем операцию умножения чисел, заданных в дополнительном коде, с младших разрядов множителя?
Какие функции должен выполнять регистр множителя RGY в АЛУ, выполняющем операцию умножения чисел, заданных в прямом коде, с младших разрядов множителя?
Каким образом в арифметико-логическом устройстве при выполнении умножения чисел, заданных в дополнительном коде, с младших разрядов множителя осуществляется переход к анализу очередного разряда множителя?
Какова минимальная адресуемая ячейка памяти в современных ЭВМ?
Какова разрядность регистра множимого RGX (без учета знакового разряда) в АЛУ, выполняющем операцию умножения п-разрядных чисел, заданных в прямом коде, с младших разрядов множителя?
Какова разрядность физического адреса 16-разрядного микропроцессора?
Какова разрядность эффективного адреса 16-разрядного микропроцессора?
Каково назначение признака s в командах, использующих непосредственный операнд?
Каково назначение устройства управления в ЭВМ?
Какое из запоминающих устройств в составе одной ЭВМ обладает наибольшей емкостью?
Какое из понятий соответствует действию, выполняемому одним управляющим сигналом за один такт?
Какое из представленных запоминающих устройств в составе одной ЭВМ обладает наиболее высоким быстродействием?
Какое сочетание режимов адресации двухоперандной команды невозможно в системе команд 16-разрядного микропроцессора?
Какой из сегментных регистров используется по умолчанию при формировании физического адреса операндов, находящихся в оперативной памяти, при режимах адресации, не использующих для формирования эффективного адреса регистр ВP?
Какой сигнал необходимо подавать на вход СО сумматора в АЛУ, выполняющем операцию умножения чисел, заданных в обратном коде?
Какую длину имеет команда прямого межсегментного перехода?
Какую длину имеет непосредственный операнд в 16-разрядном микропроцессоре при значении признака w=1?
Какую длину может иметь непосредственный операнд в 16-разрядном микропроцессоре?
От чего зависит разрядность памяти микропрограмм микропрограммного устройства управления?
Откуда в арифметико-логическое устройство поступают управляющие сигналы?
Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD AX, 1234h
Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): SUB [SI+12h], DX.
Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): SUB AL,25h
Сколько БИС с организацией 1К слов по 1 разряд потребуется для построения ЗУ организацией 4К слов по 4 разряда?
Сколько БИС с организацией 1К слов по 16 разрядов потребуется для построения ЗУ с организацией 16К слов по 32 разряда?
Чем определяется время обращения к регистровой памяти?
Чем определяется емкость памяти?
Чем характеризуется идеальное запоминающее устройство?
Характеристики ответов (шпаргалок) к зачёту
Учебное заведение
Семестр
Номер задания
Просмотров
5
Качество
Идеальное компьютерное
Размер
206,58 Kb
Список файлов
ЭВМ км-2.pdf
Алёна Руденко