Применение ТТЛ и КМОП (944147), страница 32
Текст из файла (страница 32)
Следует отметить, что допустимый выходной ток микросхемы К176ИЕ18 по выходам Т1 — Т4 составляет 12 мА, что значительно превышает ток микросхемы К176ИГ12, поэтому требования к коэффициентам усиления транзисторов в ключах при применении микросхем К176ИЕ18 н полупроводниковых индикаторов (рис. 207) значительно мецсс жестки, достаточно 1>я„> 20. Сопротивление б>азовых МИКРОСХЕМЫ ПОСЛЕДОВАТЕЛЬНОСТНОГО ТИПА 175 резисторов в катодных ключах может быть уменьшено до 510 Ом прп й, > 20 или до 1кОьт при йн.
> 40. Микросхемы К176ИЕ12, К176ИЕ13, К176ИЕ17, К176ИЕ!8 допускают напряжение питания такое же, как и микросхемы серии К561 — от 3 до 15 В. Микросхема К561ИЕ19 — пятиразрядный сдви- „О гающий регистр с возможностью параллельной г „ записи информации, предназначенный для пост- т", роения счетчиков с программируемым модулем счета (рис.
222). Микросхема имеет пять информационных входов для параллельной записи Р1— Р5, вход информации для последовательной записи РО, вход параллельной записи 5, вход сброса В, вход для подачи тактовых импульсов С и пять ин- К561ИЕ19 версных выходов 1 — 5. Вход В является преобладающим — прн подаче на него лог. 1 все триггеры микросхемы устанавливаются в О, на всех выходах появляется лог.
1 независимо от сигналов па других входах. При подаче па вход В лог. О, па вход 5 лог. 1 происходит запись информации со входов Р1 — Р5 в триггеры микросхемы, на выходах 1 — 5 она появляется в инверсном виде. При подаче на входы В и 5 лог. 0 возможен сдвиг информации в триггерах микросхемы, который будет происходить по спадам импульсов отрицательной полярности, ноступакяцим на вход С. В первый триггер инчюрмацпя будет зэписываться со входа РО. Если соединить вход РО с одним из выходов 1 — 5, можно получить счетчик с коэффипиентом пересчета 2, 4, 6, 8, 10. Для г примера на рис.
223 показана временная диаграмма работы микросхемы в режиме деления на 6, который организуется в случае соединения входа РО с выхо- Ряс 223. Временэая диаграмма рабам дом 3. Если необходимо полу- мяхросхемыК551ИЕТ9 чить нечетный коэффициент пересчета 3, 5, 7 или 9, следует использовать двухвходовый элемент И, входы которого подключить соответственно к выходам 1 и 2, 2 и 3, 3 н 4, 4 и 5, выход — ко входу РО. Для примера на рис. 224 приведена схема делителя частоты па 5, на рис. 225 — временная лиаграмма его работы. МИКРОСКЕМЫ СЕРИЙ КМОН !76 еег кси лег ~ г т с т 1 г т х 5 ! ? Рис, 225.
Временная диаграмма роботы делителя аналогично использованию микросхем К561ИЕ8 и К561ИЕ9 не подавать импульс начальной установки на счетчик, если фаза выходных импульсов не важна. Микросхема КР1561ИЕ20 (рис. 226) — двенадцатиразрядный двоичный счетчик с коэффициентам деления 2" - 4096. У нее два входа — К (для установки нулевого состояния) и С (для подачи тактовых импульсов). Нри лог.
1 на входе К счетчик устанавливается в нулевое состояние, а прн лог. 0 — считает по спадам поступающих на вход С импульсов положительной полярности. Микросхему можно использовать для деления частоты на коэффициенты, являющиеся степенью числа 2. Для построения делителей с другим коэффициентом деления можно воспользоваться схемой для включения микросхемы К561ИЕ16 (рис. 218). Микросхема КР1561ИЕ21 (рпс. 227) — синхронный двоичный счетчик с возможностью параллельной записи информации по спаду тактового Рис.
226, Микросхема КР!56!ИЕ20 Рис 227 Микросхема КР!56!ИЕ2! Рис. 224 Делители иостоты но 5 Следует иметь в виду, что использование микросхемы К561ИЕ19 в качестве сдвигающего регистра невозможно, так как она содержит цепи коррекции, в результате чего комбинации состояний триггеров, не являющиеся рабочими для счетного режима, автоматически исправляются. Наличие цепей коррекции п<тзволяет МИКРОСХЕМЫ ПОСЛЕДОВАТЕЛЬНОСТНОГО ТИПА импульса. Микросхема функционирует аналогично К555ИЕ10 (рис. 38). 2.3.3. Регистры Микросхемы 564ИР1 и К176ИР10 — восемнадцатнразрядные сдвигабощие регистры (рис.
228), разделенные на четыре секции с общим входом С для подачи тактовых импульсов. Секция со входом ?)1 — четырехразрядная, имеет выход только в последнем, четвертом разряде, Секция со входом ?)5 — пятнразрядная, имеет выходы в четвертом (8) и пятом (9) разрядах. Секции со входами ?)10 и ?)14 аналогичны рассмотренным выше. Запись информации со входов ?)1, ?)5, ?)10,?)14 и ее сдвиг происходят по спадам импульсов положительной полярности, подаваемых на вход С. Особенности построения триггеров микросхемы К176И Р10 требуют, чтобы длительность тактовых импульсов не превышала 30 мкс. Микросхема К176ИР2 (рис.
228) — сдвигабощийб регистр. Она имеет две одинаковые независимые секции по четыре рабряда. Каждая секция имеет три входа — вход Й для установки триттеров в нулевое 551ИР! К17бИР70 К 1тбикг Кобикб 1?б К5бгИРР КР \ 5 МИР и КР15б 1ИР 11 К5МИРБ у Ц Рис. 228. Микроскеми слвигоюебик регистров 12 -245 >ХВ МИКРОСХЕМЫ СЕРИЙ КМОЛ состояние, установка происхолит при подаче лог. 1 на этот вход, вход С, по спадам импульсов отрицательной полярности на этом входе происходит запись информации со входа 1) в первый разряд регистра и сдвиг информации в сторону возрастания номеров. Для получения сдвигаю>пего регистра с болыпим числом разрядов можно соединять входы Е> секций регистров с выходами 4 предыдущих разрядов и объединять одноименные входы С и К между собой.
Микросхема К176ИРЗ (рис. 228) — четырехразрядный сдвига>ощий регистр. Запись информации со входа 00 и ее сдвиг происходят по спадам импульсов отрицательной полярности, подаваемых па вход С1 при лог. О на входе Я. Параллельная запись информации со входов П1 — Е>4 происходит по спадам импульсов отрицательной полярности на входе С2 при лог. 1 па входе Я. При объединении входов С1 и С2 выбор релсима сдв>ига или записи производится по входу 5. Если объединить входы С1 и Б, специального сигизла управления ие требуется.
Соединение входов Р1 — с>3 с выходами 2 — 4 превращает микросхему в реверсивиый сдвигающий регистр. Микросхема К561ИР6> — миогофункциопальньп( восьмиразрядный сдвигающий регистр (рис. 228). Микросхема имеет две группы информационных выводов — А1 — А8 и В1 — В8, каждая из которых может быть входами или выходами при параллельной записи и считывапии, вход для последовательной записи пнформапии П, входы управления Р/Я, А/Я, А/В, ЕА, вход для подачи тактовых импульсов С. Сип>ежами на входах Р/5, А/5, А/В, ЕА производится выбор режима работы микросхемы.
Вход Р/8 (параллельный/последовательный) является преобладающим. При лог. О на этом входе независимо от состояния других входов регистр переходит в режим последовательной записи информации со входа Е> по спадам импульсов отрицательной полярности на входе С и сдвига ее вправо (вниз пс> рис. 228). При лог. 1 на входе Р/8 регистр переходит в режим параллельной записи. Запись производится или по спадам импульсов отрицательной поляриости на входе . (синхронная запись), при этом на входе А/5 (асинхронно/синхронно) —,олжен быть лог. О, или по импульсам положительной полярности на входе А/В (асинхронная запись), при этом па входе С должны быть л»г. О или лог.
1, но спгнзл должен быть фиксированным. Какая из групп входов А или В прп этом является входом, а какая — выходом, определяется сигналом иа входе А/В— МИКРОСХЕМЫ ПОСЛЕДОВЯТЕЛЬНОСЕИОГО РИПА если на этом входе лог. 1, входами являются выводы Л1 — Л8, выходами В1 — В8, при лог. О на входе А/В входы — В1 — В8, выходы Л1— А8.
Независимо от сигнала на входе А/В лог. О на входе ЕА отключает группу выводов А от триггеров регистра. Если при этом на входе А/В лог. О, возможна параллельная запись по группе В, но невозможно считывание по группе А, если на входе А/В лог. 1 — производится считывание по В, но невозмолкна запись по группе А, и при изменении сигналов на входах А/5 и С состояние триггеров регистра не изменяется.
Выбор выходов при последовательной записи информации со входа 0 производится также сигналами на входах А/В и ЕА — при лог. 1 на входе А/В и произвольном сигнале на входе ЕЛ выходами является группа В, при лог. О на входе А/В и лог. 1 на входе ЕЛ выходы — группа А, при лог. О на входах А/В н ЕА обе группы А и В находятся в высокоимпедансном состоянии, считывание из регистра невозможно. Нри включении нескольких микросхем К561ИР6 для увеличения числа разрядов одноименные управляющие входы и входы С микросхем следует объединить.
Нри необходимости работы нескольких микросхем в режиме сдвига входы Р последующих микросхем нужно подключить к выходам А8 или В8 предыдуших, при этом во время сдвига необходимо соответствующие группы выводов обязательно переводить в режим выхода, при использовании одиночной микросхемы этого не требуется.
Микросхема К561ИР6 может широко использоваться в аппаратуре в самых различных вариантах — от простейшего однонаправленного буфера до узла запоминания и коммутации данных, приходягцих в последовательном или параллельном коде с двух направлений. Некоторые примеры использования атой микросхемы приведены в табл.
8, в ней указаны режим применения, входы и сигналы, которые надо зафиксировать для обеспечения этого режима, направление передачи сигнала и сигналы, подаваемые на используемые входы управления микросхемы. Знак «Х» указывает на то, что на данный вход может оыть подан произвольный сигнал, знак «П» — на подачу импульса поле,кительной полярности, знак «ф» — срабатывание по спаду импульса отрицательной полярности. Знак «Х» означает высокоимпедапсное состояние выхода. Микросхема К561ИР9 — четырехразрядный сдвигающий регистр (рис. 228). Она имеет четыре выхода и следуюшис входы: вход сброса В, МИКРОСХЕМЫ СЕРИЙ КМОП вход для подачи тактовых импульсов С, вход выбора режима 3, вход выбора полярности сигнала Р, входы для подачи информации при последовательной записи ) и К и входы подачи информации при параллельной записи Р1, П2, ПЗ, П4.
Вход К является преобладающим — при подаче на него лог. 1 независимо от состояния других входов все триггеры микросхемы устанавливаются в О. Если на входе К лог. О, возможна запись информации в триггеры микросхемы. При лог. 1 на входе выбора режима В гю спаду импульса отрицательной полярности на входе С произойдет параллельная запись информации в триггеры регистра со входов Р1 — 1)4. Если на входе В лог. О, по спаду импульса отрицательной полярности на входе С произойдет запись информации со входов ) и К в триггер с выходом 1 и сдвиг информации в остальных триггерах в сторону возрастания номеров выходов.