Угрюмов Е.П. Цифровая схемотехника (2004) (1095893), страница 75
Текст из файла (страница 75)
л.йя. сто~» трз зсс Р сг Асг и гоофмшв зтяс гег г о омв ячзз я ЕР ф РИРНО З ЮРСШ И (и) Проверка работы самих микросхем состоит в зеленин лл» них входного воз~гействия и наблюдения за полученным резргьтатом. ироверка исправности монтажа микросхем на плате ссушестшюетси, например, яри взаимодействии лвух микросхем. имеюших РТА интерфейс. В Ртом случае теогирую шая инферналии иводитс» в выходные ячейки слной микгюсхсмзи а штем Г(иф)» . ема хн, 3 псреписыалсгся во лхалмьм «чсики вругои. Прн испранносги игал м ксо шюнеггии прннюал инфсрмалия иаснтична ввслснной порт тестирсемня пт (тАР там Ассем рс г) — э а л (н«да л) с о;ааль с выделе ь еивгюав м грос«ем Фу Лис ал юе вана ение ю л и тпг (вход тестам м да ых) — вход псследаеюал и дан мх перифериен а с мзирсва и» Камююы ланг н вдвигаются е микро, г му с згна вывода гю перед ему фрзюу синлапа гск, ТОО (в ад тааюа х да.
») — выкад «аспвд а е ы ~к д а х Кама шы Ленные м»дюгаются из мюаасюмы*эт ю вы ода назад ему фрю у сиюаг ТС К. ТСК (вх д гаси:вага нкпра е ) — та» ирге раба у ест(авила а авю а з управленю ерийнриииы ск ира ма м . о а с а~з гюа иялермферии ыхя ее рааиавмтч, тмб (акад улрввлв и тестирава ивм) — сееспачиеае амбар ре има тегг, Гневная В ю«стар: слу аяххлере нале нымсннала добавляется с пал)ПВТд вазма а путем нюа и оса;мнсзвующеи пс еда взел юп сг«а е э вхсю ТМВ Рвтю а средств свес е е я и герфейса ЗТАО лодки яется сиюил и аа зэ та управ енн, вс рсе нво в ми расхему С сюя я ам ть ы редепг ются си на вми ТОГ ТМВ ар а тестирования О ределеннсе сочв а е сигнал ТмйиТСКсбес юиеаюаеод.амаидылля в ага венсан ение Порндак опсрзпий лри периферийном гтланироглзнгги .загрузка кола «мнгды, загрузю данных, исполнение ксммшы, с пггыванис рсзупьгаш Поарсй нес а (юботс срслсгя управления интерфейсом )ТАП говорнгсл, нинр мпз, в р б ()В( С псмогплю Ртсширсния возмокнасгсн нлгсрг(киса ПАС юх,но праюв пить звюкс рсконфигурвшгю лагкрасхсм нспосрсдсгиснпа е сисгсик б х из юсчснин мнкрасксм нз устраиспза ПРогРаммирование в системе реконфигурации (працмммирояанис) в системс - люю и«пмпсип ал лп тоинсзв СБИС ПЛ, ггознлчяюгггсс легло праилюанть измснсню' знянлс г л работы.
Потрсбнгюти в измснснилх вазннюлст зв'. шги зстраг~гзл~гг и аыюяснных при псрваначюьном тсатироввнии ошибг к. гаг. и при молсрню и ни сксгсмы (Прйюбс) Сгюислоа программирусмасги нспосревс юнна в системс аВозна гааз он аббревиатурой )ВР (!п Вунспз Рюы л пшнфс) Ссаланис «арошо присласабзеннон к прогрзммнрапанюо в юкзснс БИСУСБИС прслъятннет ппрслсгггг~гзыс зрсбсвания к сс архнггк урс программному обеспечению средств пршктироэзнп» За)а*ш гылггнсню функпнанирования БИТ УСБИС легче решается при ислалюогюг ги я ни мслказсрнмстых логических блоков (гз БВ2), нгючип гх и рвзлслюгнз Глава 8 448 Гсрмса п СРБ!Х управ»гнив инверсиями, гибких ввриангон ус~японок и Глктиросани» гримеров и т.
л Возможности прогргмми( авання в системс растуз. »сзш при проекшрош нии часть, функпиональных возмокносзсй СБИС ПЛ гюшвлять сштбо»ГГой, имен а нилу унрошснис шмснении проекта в булу~Гзем. При этом рскомсн- луегс» и гшь хГпы лл гкоропяя. фгпкииог пвиым возчожтзмтигги в рггурсалг лехггоедимияв Сели псраонлчалзмым вариантом проекта занягьГ более ООГ, емкости микросхемы и скоросп ес работы близка к пределу, то вли облег- чения послед юшнх изменении пелессабрюно надумать прнлГснснин б Г ьшеи Гю у(ювнза гтнтез(»ГпгГГГ илк более быстргизсиствуюшси микросхемы, поскольку ощипать успешпаГо 'апгрвила" б з запасал ресур .ов рискошннс Слеауег гзм зь в вину, что прн рсконфигурании в систехге должн Г сохра- няГься навив зенпе внешних выколов.
поскольку илам позребустся изме нить лзонзлв печапзых пз »Г требовании к ч сну допустимых йпя микросхемы циягюв рвпрограммирсвани» эпт требования авист» от решаемых юла Г Пз» отшгзазки протон»Га„ра(ю. пГ «ага(того в лшьнгишсм булез неизменной, дсстюо шым может быть числ пикзов релрогреммирогмния порялк, негкшГьких десятков. по обеспе- чив»его» ланс сксмами с УФ-спгр нием лшГГГГ»х Пля многих лрупзх приме- незнГй числп лопуттимык пикзсв репрограмм (ювания должно быть сушест- иенГ а большим или лале практически неограниченным Настройка микросхем программируемой логики иаеГронка нв требуемый алгаритхз Оункппонирования произволгпси с па- мошью нройюмматоров (г япрнмер, вя» РЕП) либо неп срелспьспнс в сис- темс, по рассмотрено выше.
Посзсанес характерно Гш» СБИС ПЛ триГ герной памятью коГГфнгур шил Средсгш «онфиПрнровани» СВИС ПЛ с тригшрной "зеГювой" памтп ью по- зволяГоз шгрукяп ее пт внешней памяш рюличными сппссбами дЬнньГс ллл конфигурировании мгвуг паегупшь ш разных исто Гиико» (комо.амера, ПНУ. »ру~их СБИС ПЛК форма их прмютазюения может быть паслслова- тгзьной нзш паряллельнои, рояь конг(шгурнрусмай СБИС молю бьшь ак зпвнай ши пассивной В резутптаге всшикшп »око»ко возислгвьпргсви- МОВ Клпфвг\ РИДСВЛ ЛМ СБИС ПЛ имсюшие игшсрфейс ПДСп моГЗч конфнгури(о»втык с его ис- ГГользошнисьГ (р кширснныи интерфейс ГТАС> Дз» илюо трмгии сбших но»олений, «зс»Гошихси конфигурирования СВИС ПЛ.
раесхгойтгзм несколько полрсбнсе (южимы конфгГГургзгюшГГия Г~а при- мере БРСД семеиспю ХС4000 (ЗО( Ынкросхемм ссмсиства ХС4ООО нспо ~ьзуюг по неслозько сеген биътв кон- фгГГпзяпнгз нл кактыи лог»во»Гп (Гок и сГо мсксоывоГснн» Кя»ыый бит ЦиФр я схе лех зм залает несбколимое сосчолнис элементу памяти н сшме логического блока, пр<зраммирусмого муяьтиплскссра, про<раммируемога ключа слизи и т л. Ланные конфнгурзпии зырабатыш«сто» средствами системы авгомюмзапии проектирования Микр<жхсмы имеют три вывода ю«я ззш<нн» одного нз пюсп< режимов кон фигурнрованин. Три режима назыаа«отея пктвельнш. в пих СВИС ПЛ сама оырабатынает сигналы тактирошния и управления лзл процесса обмена с ис«очипком милые конфнгурациш В зк<ивном послезонательном режиме данные конфигурации поступают ст послсдователыюй пал<яп< РКОМ специально разработанной фирмой Хйй<х мя этой цели.
В активньц парзлясльньж рмкимах дзнные конфи«урании поступают от ПЗУ с восьь<нразрялной ((миговой) ор<энизз<шей, а жгем о самой ГРОА п(жаб(ма)ются в псслелокпельпыи битовый поток Акгивнь<х парэллеяьных режимов лва — в одном мэссиз хранимых в ПЗУ данных начинасгсн с нулевоп«а<реса, в другом — с адреса ЗГГГЕ) В режимах, называемых п<«ггиз«ы<гл, сигналы такси)юж<нил и уп(югюения сбме мрабзт<ию«отса в е ГРСА источник л нных На Гюлее популз. рен режим "пассипнь«й пасяеловзтмьный", в котором поступаюн«нс ив ГРОА данные вводятся в иее по фронтам внешнего тактирующего си<нала ССБК (Сапйййн«пюп СЬсй).
Два режима натьпюются леряфгпийнмни В этом режиме ГРОА и«рвет )юль внешнего устройспю микропро<тессорной сн«темы, принимая восьмнразрялные данные с шины и )кгуплруя скорость обмена сигналами квин<рошни» ЛГИ)ВОБу Самой ГРОА присваигюетсн ю<рес, и в системе иместсл селектор адреса, пою цочснный к системной шине. Периф~рийпын режим «глзышетсн асинхроннь«м, если вну«ренннй генератор формирует сигналы тактирозанин длл преобтмзавания байтового потока в битовый, и синхронным, если лля этой пели примениютсн тактируюшне сигналы от в«<спи<его исючника. Несколько ГРОА с различными конфигурациями можно свлзьпмть в последом«тетьную цепочку н испочшовзгь единьф битовый п<пок лля конфигурирования «юеи цело«кн Срелн СБИС' ПЛ имсютсн такие. в которых рецапселлм сдмюрезнн<«с юра: сер«юл л энгргсмзеаисюнпя лллюль лояфнгурсиии В этом случае можно нр< изводить конфигурирование (инициализацию) СБИС ПЛ бсэ дополнительных виешнил источников прем автоматической загрузки трнггернои памяти из энергонезависимоп Инипизлжюция СБИС ПЛ ооушествлнетсн автоматически цри вюлочении питания.
Литература к главе< 131, 1)б/, $341, 138$, 1)91, 1461. 1471, 1481, $5)1, 152$, $531, [541, 1551, 1591 Глава 9 Методика и средства проектирования цифровых устройств 6 9.1. Общие сведения Лргскмчршсят — разработка технической лок)мснтации, ноэполяюцген нзготопить тааанное устройстшг а юаанных услазиих Сушность процесса проектироиании улачно отражена а раб«не ((0) слегуюшим образом.