Й.Янсен Курс цифровой электроники. Том 2. Проектирование устройств на цифровых ИС (1987) (1092082), страница 56
Текст из файла (страница 56)
Техника монтажа 1.1. Введение 1.2. Соединители для экспериментальных целей 1.3. Разводка напряжения питания и цепей заземления иа с помощью собирательных шин 1.4. Многослойные печатные платы 1.5. Система конструирования элементов «Европах» 1.6. Внепзние соединители модулей и стоек 1.7. Соединители типа Н75 с прорезанием изоляции !.8. Мощные соединительные устройства 1.9. Волоконно-оптические линии связи 1.10. Преломление лучей света 1.11.
Структура световода 1.12. Типы световодов !.13. Рассеяние и поглощение света 1.14. Качество световодов 1.15. Стекла или пластмасса? 1.16. Устройства для соединения световодов 1.17. Источники и приемники света 1.18. Направленные ответвители волоконно-оптических линий плате связи 61 69 7! 73 76 77 78 2.9 2.10 2.1 1 2.12 Глава 2 логика 2.1. 2.2. 2.3. 2.4.
2.5. 2.6. 2.7 2.8 Логические схемы и области их применения. Комбинаториая Введение Экспериментальные исследования логических схем Применение осциллографа при исследовании цифровых схем Индикаторы логических сигналов на светодиодах Шупы для измерений Низкочастотный генератор импульсов на ИС НЕ 555 Устройства для экспериментирования Стабилизированный источник напряжением 5 В для питания цифровых устройств Одиночные и комбинированные функции логических схем Н, ИЛИ, И-НЕ, ИЛИ-НЕ Микросхема 5Н741.500Х (функции И-НЕ при уровне сигнала Н и функции ИЛИ-НЕ при уровне сигнала Ц Микросхема 5Х74Е500Н в режиме дешифратора Два элемента И-НЕ микросхемы 5г!74Ь500Н в режиме триг- гера 16 20 27 30 35 37 36 4! 43 45 46 46 50 ой 55 365 Оглавление 91 93 95 96 98 100 102 106 108 1!3 1!4 12! 123 127 129 131 133 !35 137 138 140 142 147 15! 152 160 160' 161 Элементы запоминающих устройств Введение ЕЗ-триггеры Односторонняя и двусторонняя запись информации в КЗ-триг- гере Четырехбитпый регистр из ЕЗ-триггеров с односторонним вводом Время установки, время удер;кения, время сброса, время пе- резаписи Многопозиционные элементы паин~и ЗЕТ-триггеры Условные обозначения ЗКТ-триггеров с управляющим входом зК-триггер дК-триггер из логических элементов И.?1Е Триггеры, синхроиизуемые гравием н фронтом Коэффициент разветвления, время включения, время распро- странсння Двоичный счет шк на двух Ж-триггерах О-триггер Е-три1тср, состоящий из элементов И-НЕ О-триггер, синхронизуемый фронтом Еьтриггер, синхронизуемый фронтом, как двоичный делитель Е-триггеры, синхронизуемые фронтом, как делители на 4 Сдвиговые регистры на Еьтриггерах, синхронизуемых фронтом Применение П-триггеров в сдвиговых регистрах Регистр ввода и вывода данных на Еьтриггерах Глава 3 3.1.
3.2. 33 163 3.4 170 3.5 172 !74 ! 78. 182 184 186 188 3.6. 3.7. 3.8. 3.9 3.! 0 3.1 1. 3.12 195 196 198 200* 201 203 204 204 20T 215 3.13 3.14 3.15 316 3.17 3.18 3.19 3,20 3.21 2.13. Элементы И, увеличение чнсла входов 2.14. Микросхема ЗЫ741502Х !5147402!4) в режиме ИЛИ-НЕ для сигнала уровня 77 и в режиме И-НЕ для сигнала уровня ь 2.15. Два элемента ИЛИ-НЕ в корпусе 57474Е502 в режиме триггера 2.16. Логический элемент ИЛИ, увеличение числа входов 2.17.
Биполярные триггеры с двумя устойчивыми состояниями 2.18. Диодные матрицы кодирования 2.!9. Схема кодирования на логических элементах ИЛН 2.20. Запись двоичной информации в регистр 2.21. Генератор тактовых импульсов 2.22. Примеры тактовых сигналов 2.23. Элементы ТТЛ с открытым выходом 2.24. Схемы с трехстабильным выходом 2.25. Буферные элементы с общей шиной, передатчики и приемники 2.26. Схема преобразования параллельного потока информации в последовательный 2.27. Комбинированные функции на элементах И-ИЛИ-НЕ 2 28.
Селекторы (канальные коммутаторы, мультиплексоры) 2.29. Простой канальный коммутатор па ИС ЗЫ745П4 2.30. Канальный коммутатор на вхоле трпггсрного регистра 2.31. Двойной канальный коммутатор 2.32. ИСКЛ1ОЧА!ОЩЕЕ ИЛИ, сумматоры, компараторы 2.33. Схемы сравнения на элементах Н-ИЛИ-НЕ 2.34. Компаратор на трех микросхемах 74180!И и монтажном ИЛИ 2 35. Дешифраторы 2.36. Условные обозначения комбинированных функций 2.37. Обозначения комбинированных функций на структурных схемах 238. Серия быстродействующих КМОП-элементов 74НС 239. Некоторые свойства базовых элементов 74НС 366 Оглавление 3.22 Условные обозначения функции управления элементами памяти в системе МЭК 218 277 279 28! 4.19 4.20 4.21 285 288 291 4.22 4.23 4.24 292 295 296 298 301 303 304 304 4.25 4.26 4.27 4.28 4.29 4.30 4.31 Глава о.
5.1. 5.2. 5.3. 5.4. 308 308 31! 3!3 3!6 322 325 326 328 328 329 331 5.5. 5.6. 5.7 5.8. 5.9. 5.10. 5 11. 5.12. ЗЗЗ 335 5.! 3. Глава 4 4.1 4.2 4.3 4.4 4.5 4.6 47 4.8 4.9 4.10 4.11 4.12 413 4.14 4. 15 4.16 4.17. 4. 18. Счетчики и делители частоты Введение Двоичные счетчики Синхронный двоичный счетчик Десятичный счетчик (делитель на 10) Синхронный десятичный счетчик Счетчики прямого и обратного счета Счетчики с переменным модулем счета Каскадирование двоичных и двоична-десятичных счетчиков Счетчик Джонсона Счетчик по коду Грея на ЗКТ-триггерах Пепи управления Двоичные и десятичные счетчики ТТЛ Синхронные счетчики ТТЛ Условные обозначения счетчиков и делителей по системе МЭК Промышленные счетчики и делители Десятичный счетчик с индикатором Делитель на 16 с индикатором Генератор тактовых сигналов с делителем на 16 и дешифра- тором Делитель на 16 — генератор одиночных импульсов Генератор фиксированных частот Измеритель частоты настройки коротковолновых радиоприем- ников Предустановка цифровых частотомеров Согласование приемника со счетчиком Счетчик Джонсона с переменным модулем для синтезаторов частот Предустановка счетчиков Пифровая настройка частотных синтезаторов цифровой будильник на двоичных счетчиках Счетчики минут и часов Установка точного времени на цифровых часах Индикация времени светодиодами Электронный будильник Регистры Введение Применение регистров Регистры в микропроцессоре Связь регистров между собой и с другими источниками дан- ных Последовательная межрегистровая передача информации Регистры с адресуемым триггером Регистр Р!гО Регистры !.!РО Параллельный 4- и 8-разрядный регистр Регистры с выборкой по входу Регистры с разрешающим входом и трехстабильным выходом Восьмиразрядный регистр с трехстабильными выходами и так- тируемым выбором Сдвиговые регистры 2!9 2!9 226 228 231 233 235 238 241 242 246 248 257 261 269 272 274 274 Оглавление 5.14.
Каскадирование сдвиговых регистров 5.15 Сдвиговые регистры с последовательными н параллельными входами и выходами 5.16. 8-разрядный универсальный сдвиговый регистр с трехстабнльными выходами 5.17. Группы регистров в корпусе с двухрядными выводами 5.!8. Регистры с адресуемыми триггерами 74Е5259 5.19. Длинные сдвиговые регистры 5.20. Сдвиговые регистры в устройствах управления световыми эффектами 5.21. Выборка данных 5.22. Условные обозначения регистров по системе МЭК 5.23.
Промышленные регистры ТТЛ Предметный указатель 337 340 344 344 347 350' 352 355. 358 360 УВАЖАЕАТЫП ЧИТАТЕЛЬ! Ваши замечания о содержании книги, ее оформлении, качестве перевода и другие просим присылать по адресу: 129820, Москва, И-110, ГСП, 1-й Рижский пер., д 2, издательство «Мир».
УЧЕБНОЕ ИЗДАНИЕ И. Янсен КУРС ЦИФРОВОИ ЭЛЕКТРОНИКИ В 4-х томах Тол! 2 !ПРОЕКТИРОВАНИЕ УСТРОИСТВ НА ЦИФРОВЫХ ИС Старший научный редактор Е. И. Майкова Младшяй редактор Т. В. Ежкава Художник А. И. Чазов Художественный редактор Н. М. Иванов Технический редактор Н. И. Манохина Корректор Н. Н. Яковлева НБ ла 598 Сдано в набор 15.01.87.
Подписано к печати 21.05.87. Формат '00Х90'улв. Бумага типографская № 1. Печать высокая. Гарнитура литературная Объе» 11.50 бум. л. Усл. печ. л. 25. Уел кр.-отт. 23. Уч.-нзд. л 22,41. Изд. № б14899. Тираж 40000 вкз. Зак 805.'Цена ! р. 90 к, ИЗДАТЕЛЬСТВО «МИР». !29820. ГСП, Москва, И-110, 1-й Рижский пер., 2. Московская типография Ль !1 Союзполиграфпрома при Го.сударственном комитете СССР по делам издательств, полиграфии н книжной торговли. ИЗ!05, Москва, Нагатинская у'л., л. .