Исследование мультиплексоров (МУ к ЛР №4) (1075396), страница 2
Текст из файла (страница 2)
В лабораторном стенде на базе установки УМ-11 имеются:
1. Интегральная схема 533КП12 сдвоенный cелектор-мультиплексор 4-1 с общими адресными входами А1, А0, с раздельными разрешающими входами
и с тремя состояниями выходов D и B (рис.5). ИС 533КП12 выполняет логические функции:
где - состояние высокого выходного импеданса.
2. Интегральная схема 564КП2 – стробируемый селектор-мультиплексор 8-1 с двунаправленными ключами (рис.6). Двунаправленные ключи ИС 564КП2 управляют выходными сигналами дешифратора и переключают информационные сигналы, поступающие на их входы, на общий выход.
Двунаправленные ключи позволяют:
- коммутировать как цифровые, так и аналоговые сигналы;
-
и
+5B
R
спользовать ИС в режиме демультиплексора. При этом входом демультиплексора является объдиненный вывод двунаправленных ключей, а выходами – раздельные выводы последних.
D0 2MS
D1
D2 D
D3
E1
A0
A1
B0
B1
B2 B
B3
E2
D0 MS
D1
D2
D3
D4
D5
D6
D7
A0
A1
A2
C





+
5UД
UД
VD5
4UД
VD4
Y





3UД
VD3
2UД
VD2
UД
VD1
0B
Рис.5 Рис.6 Рис.7
Задание и порядок выполнения работы.
1. Исследование ИС 564КП2 в качестве коммутатора цифровых сигналов:
- на информационные входы D0D7 мультиплексора подать комбинацию сигналов, заданную преподавателем из табл. 2, с тумблерного регистра;
- на адресные входы А2, А1, A0 подать сигналы Q2, Q1, Q0 c выходов 3-разрядного двоичного счетчика (младший разряд - нулевой). Счетчик собрать на JK-триггерах;
- снять временную диаграмму сигналов при Е=1.
2. Повторить п.1, задавая на информационные входы D0D7 напряжения 0В, UД, 2UД, 3UД, 4UД, 5UД, UИП, 0В. Напряжения UД, 2UД, 3UД, 4UД, 5UД снимаются с диодного ограничителя (рис.7).
3. Исследование ИС 564КП2 в качестве генератора логической функции четырех аргументов. Логическая функция задается преподавателем из табл. 2. Проверить работу генератора в статическом и динамическом режимах. Снять временные диаграммы сигналов генератора.
4. Исследование ИC 533КП12 в качестве стробируемого коммутатора цифровых сигналов:
- на информационные входы мультиплексора подать комбинацию входных сигналов с тумблерного регистра (см. п.1);
- на адресные входы А1, А0 мультиплексора подать сигналы с выходов Q1 ,Q0 3-разрядного двоичного счетчика на JK-триггеpax;
- снять временную диаграмму сигналов на выходе одного из мультиплексоров при
- устранить ложные сигналы на выходе мультиплексора, подав на вход Е задержанный линией задержки макета сигнал счетного входа счетчика. Определить время задержки, при котором ложные сигналы на выходе исключаются.
5.Построить схему мультиплексора 8-1 нa базе ИС 533КП12. Следует помнить, что разрешение выхода осуществляется сигналом , т.е. сигналом низкого уровня. Снять временную диаграмму работы мультиплексора 8-1.
6. Составить отчет.
Требования к отчету.
Отчет должен содержать электрические функциональные схемы исследуемых мультиплексоров, синтез схемы генератора функции, временные диаграммы сигналов исследуемых схем и результаты измерений параметров выходных сигналов.
Таблица 2
№ варианта | D0 D7 | Логическая функция |
1 | 0 0 1 1 0 0 1 1 | 0, 2, 6, 7, 8, 9, 12, 14, 15 |
2 | 0 1 1 1 0 1 1 1 | 0, 4, 5, 6, 7, 8, 10, 11, 14 |
3 | 1 0 1 1 0 1 0 1 | 2, 3, 4, 5, 6, 8, 10, 12, 13 |
4 | 1 1 0 1 1 0 0 1 | 3, 6, 7, 8, 11, 12, 13, 15 |
5 | 1 1 1 0 0 1 1 1 | 3, 3, 5, 7, 9, 10, 11, 12, 13 |
6 | 0 1 0 1 1 1 0 1 | 1, 2, 3, 6, 8, 9, 10, 12, 13 |
7 | 1 0 1 0 0 1 0 1 | 1, 2, 3, 5, 9, 10, 12, 13, 14 |
8 | 1 0 1 0 1 0 0 1 | 0, 1, 2, 4, 9, 11, 12, 13, 15 |
9 | 1 1 0 0 1 1 1 0 | 0, 3, 7, 8, 9, 11, 12, 14, 15 |
10 | 1 0 0 0 1 1 1 0 | 1, 3, 5, 6, 7, 8, 10, 11, 14 |
11 | 1 0 0 1 1 1 0 0 | 0, 4, 6, 7, 9, 10, 12, 13, 14 |
12 | 0 0 1 1 1 0 1 0 | 3, 4, 5, 7, 8, 9, 13, 14, 15 |
13 | 1 1 0 1 1 0 1 1 | 1, 2, 3, 5, 8, 9, 11, 12, 15 |
14 | 1 0 1 0 0 1 0 1 | 0, 1, 2, 5, 6, 7, 9, 11, 12 |
15 | 1 0 0 1 1 0 0 1 | 0, 3, 4, 5, 6, 8, 9, 11, 13 |
16 | 0 0 1 1 1 0 0 0 | 0, 3, 4, 7, 8, 12, 14 |
17 | 0 1 1 0 0 1 1 1 | 1, 2, 4, 5, 8, 11, 12, 13 |
18 | 1 0 0 1 0 0 1 0 | 0, 3, 6, 7, 9, 10, 13, 14 |
19 | 1 1 0 0 0 1 1 0 | 0, 1, 3, 4, 7, 9, 10, 11, 13 |
20 | 0 1 1 0 0 1 1 1 | 0, 3, 6, 7, 10, 11, 12, 13, 15 |
21 | 1 1 0 0 1 1 1 0 | 1, 2, 6, 7, 11, 12, 13, 14 |
22 | 1 1 1 1 0 1 0 0 | 0, 4, 5, 7, 8, 9, 10, 14 |
23 | 0 0 0 0 1 1 0 1 | 0, 1, 2, 5, 8, 10, 12, 13, 14 |
24 | 0 0 0 1 1 0 0 1 | 1, 2, 3, 5, 7, 8, 10, 12, 15 |
25 | 0 0 0 1 0 1 0 1 | 0, 5, 6, 7, 8, 12, 14, 15 |
26 | 1 0 1 1 1 0 1 0 | 2, 3, 4, 5, 8, 10, 12, 14 |
27 | 1 1 0 1 1 1 0 0 | 1, 3, 4, 7, 8, 11, 12, 15 |
28 | 1 1 0 0 0 0 1 0 | 0, 1, 5, 7, 9, 13, 14, 15 |
29 | 1 0 1 1 1 0 1 0 | 0, 3, 4, 8, 11, 12, 14, 15 |
30 | 1 1 1 1 0 0 1 0 | 1, 4, 8, 9, 10, 11, 12, 15 |
31 | 1 0 0 1 1 0 1 0 | 0, 1, 2, 4, 5, 6, 9, 10, 13 |
Контрольные вопросы.
1. Что такое мультиплексор?
2. Какую логическую функцию выполняет мультиплексор?
3. Каково назначение стробирующего входа мультиплексора?
4. Для каких целей можно применять мультиплексоры?
5. Как выполняется наращивание мультиплексора?
6. Поясните методику синтеза генератора логических функций на мультиплексоре.
7. Почему возникают ложные сигналы на выходе мультиплексора? Как их устранить?