операционные элементы (таблицы истинности) (1074667), страница 3
Текст из файла (страница 3)
АЛУ № 1:
АЛУ № 2:
Регистр С:
Мультиплексор С:
Мультиплексор А2:
Мультиплексор ЗнС:
Буферный элемент:
Таблица истинности операционного элемента № 11
Операционный элемент № 11 состоит из:
-
АЛУ, состоящего их двух одинаковых микросхем АЛУ
-
регистра D
-
мультиплексора A2
Управляющие сигналы | Микрооперация | АЛУ № 1 | АЛУ № 2 | Регистр D | Мультиплексор А2 | ||||||||||||||||
S3 | S2 | S1 | S0 | M | S3 | S2 | S1 | S0 | M | S0 | S1 | DSR | DSL | C | S | ||||||
У26, У29 | D:=A(11:6) | 1 | 0 | 0 | 0 | 0 | 0 | * | 0 | 0 | 0 | 0 | 0 | 1 | 1 | * | * | 1 | 1 | 0 | 0 |
У26, У29, У20, У22, У24 | D:=B | 1 | 1 | 0 | 1 | 0 | 1 | * | 1 | 0 | 1 | 0 | 1 | 1 | 1 | * | * | 1 | 1 | 0 | 0 |
АЛУ № 1:
АЛУ № 2:
Регистр D:
Мультиплексор А2:
Таблица истинности операционного элемента № 12
Операционный элемент № 12 состоит из:
-
счетчика
-
инвертора управляющего сигнала
R1:=У30
Таблица истинности операционного элемента № 13
Операционный элемент № 13 состоит из:
-
шести переключателей, которыми устанавливается адрес данного вычислительного устройства
-
схемы сравнение адреса и выдачи сигнала ЗАХВАТ