[ЭВМ] Курсовой - 14 вариант (1074595), страница 4
Текст из файла (страница 4)
Tmin = 10, Tmax = 10
14. Расчёт максимально возможной частоты работы вычислительного устройства
Расчёт максимально возможной частоты работы ВУ осуществляется на основании функциональной схемы вычислительного устройства (листы “Схема УА” и “Схема ОА”). Для осуществления расчёта необходимо, сложить времена задержек микросхем, принимающих участие в реализации наиболее сложных функций (все эти функции присутствуют в формуле, которая располагается ниже в этом пункте – вычисление логического условия, управляющее устройство, операционное устройство). Времена задержек микросхем взяты из справочной литературы (cм. список литературы). Расчёт производится по следующей формуле:
где: TЛУ - минимально возможная длина машинного такта (время, необходимое для вычисления логических условий); TУУ - время, необходимое для выполнения своей задачи управляющим устройством; TОУ - время, необходимое для выполнения своей задачи операционным устройством
Возьмём схему выработки осведомительного сигнала Х1: сравнение адреса нашего вычислительного устройства и адреса выставляемого шину внешним устройством, выработка сигнала шА=N, проверка дополнительных условий ПРГОТ и ЗАН:
Исключающее ИЛИ ИЛИ-НЕ И-НЕ И (см. п. 1.6, 1.7)
Для выполнения своей задачи УА использует цепочку:
Регистр К ПЛМ1-7 ИЛИ-НЕНЕ … возврат на регистр К (повторение) (см. п. 1.8)
Для выполнения своей задачи ОА использует цепочку:
Регистр В мультиплексор 1 или 2 операнда АЛУ АЛУ АЛУ (схема установки последнего разряда В(7): ИЛИ + И-НЕ + НЕ – см. п. 1.7) … мультиплексор регистра В … возврат на регистр В (повторение)
Список используемой литературы
1) Дроздов Е.А., Комарницкий В.А., Пятибратов А.П. Электронные вычислительные машины Единой системы. М., Машиностроение, 1981, 648 стр.
2) С.А. Майоров, Г.И. Новиков. Принципы организации цифровых машин. Л., Машиностроение, 1975, 428 стр.
3) С.И. Баранов, Б.Д. Тимченко. Проектирование цифровых вычислительных машин. М., Высшая школа, 1973, 343 стр.
4) Конспект лекций по курсу “Архитектура ЭВМ” за 4 и 5 семестры.