Для студентов ИДДО НИУ «МЭИ» по предмету СхемотехникаЛабораторная работа №2 "Комбинационные функциональные узлы и устройства"Лабораторная работа №2 "Комбинационные функциональные узлы и устройства"
5,00522
2022-03-302022-03-30СтудИзба
Лабораторная работа: Лабораторная работа №2 "Комбинационные функциональные узлы и устройства" вариант 8
Описание
Задание 1. Постройте и проверьте моделированием схему дешифратора 1–2.
Задание 2.Изучение встроенных в DEEDS блоков дешифраторов на примере дешифратора 2–4. Построить его таблицу истинности и измерить по временной диаграмме задержки при изменении разрешающего сигнала E для четных вариантов и информационных входов A0, A1 для нечетных вариантов. Получить VHDL описание.
Задание3.Постройте дешифратор каскадированием из боле простых (табл.3.2).Проверьте его работоспособность .
Таблица 3.2
Варианты каскадирования дешифраторов для задания 3
Задание 4. Изучите поведение схемы мультиплексора 2 – 1, приведенной на рис.
Получите генерируемый ДИИДС VHDL код, описывающий поведение мультиплексора 2‒1 и сравните с приведенным ниже.
library IEEE; use IEEE.STD_LOGIC_1164.all;
architecture BEH of MUX_2_1 is
begin
Y<=In1 when SEL=’0’ else IN2;
end;
Задание 5. Изучение мультиплексора 4–1
а) Исследовать мультиплексор 4–1 из библиотеки базовых элементов d-DcS. Построить таблицу истинности и измерить временные задержки. Изучить VHDLописание.
Задание 6. Каскадирование мультиплексоров.
Используя встроенные в ДЕЕДС блоки мультиплексоров постройте каскадированием более сложный и проверьте правильность работы схемы( табл.3.2) .
Таблица 3.2. Варианты каскадирования мультиплексоров
Задание 7.Реализация произвольных логических функций с помощью мультиплексоров.
Ряд фирм, например ALTERA (), выпускающих программируемые интегральные схемы( ПЛИС), использует мультиплексоры в качестве элементов, реализующих произвольную N‒входовую логическую функцию. Обычно N=4, но для упрощения рассмотрим случай N=2 и мультиплексор 4–1, представленный на рис. 3.3 ниже. Настройка элемента на реализацию нужной функции осуществляется подачей на входы данных значений функции из ее таблицы истинности, а аргументы функции подаются на управляющие (селекторные) входы мультиплексора.
Задание 8. Реализуйте на мультиплексоре логическую функцию заданную в таблице 3.3 и проверьте схему моделированием
( обозначения ~НЕ,&И,|ИЛИ)
Таблица 3.3
Варианты функций реализуемых на мультиплексоре (задание 8)
Задание 9.Изучение схемы демультиплексора 1 – 2. Постройте схему и проверьте ее моделированием.
Задание 2.Изучение встроенных в DEEDS блоков дешифраторов на примере дешифратора 2–4. Построить его таблицу истинности и измерить по временной диаграмме задержки при изменении разрешающего сигнала E для четных вариантов и информационных входов A0, A1 для нечетных вариантов. Получить VHDL описание.
Задание3.Постройте дешифратор каскадированием из боле простых (табл.3.2).Проверьте его работоспособность .
Таблица 3.2
Варианты каскадирования дешифраторов для задания 3
| 8 | Постройте схему дешифратора 2‒3 на 1‒2 |
Получите генерируемый ДИИДС VHDL код, описывающий поведение мультиплексора 2‒1 и сравните с приведенным ниже.
library IEEE; use IEEE.STD_LOGIC_1164.all;
architecture BEH of MUX_2_1 is
begin
Y<=In1 when SEL=’0’ else IN2;
end;
Задание 5. Изучение мультиплексора 4–1
а) Исследовать мультиплексор 4–1 из библиотеки базовых элементов d-DcS. Построить таблицу истинности и измерить временные задержки. Изучить VHDLописание.
Задание 6. Каскадирование мультиплексоров.
Используя встроенные в ДЕЕДС блоки мультиплексоров постройте каскадированием более сложный и проверьте правильность работы схемы( табл.3.2) .
Таблица 3.2. Варианты каскадирования мультиплексоров
| 8 | Постройте схему мультиплексора 7‒1 из 4-1 |
Задание 7.Реализация произвольных логических функций с помощью мультиплексоров.
Ряд фирм, например ALTERA (), выпускающих программируемые интегральные схемы( ПЛИС), использует мультиплексоры в качестве элементов, реализующих произвольную N‒входовую логическую функцию. Обычно N=4, но для упрощения рассмотрим случай N=2 и мультиплексор 4–1, представленный на рис. 3.3 ниже. Настройка элемента на реализацию нужной функции осуществляется подачей на входы данных значений функции из ее таблицы истинности, а аргументы функции подаются на управляющие (селекторные) входы мультиплексора.
Задание 8. Реализуйте на мультиплексоре логическую функцию заданную в таблице 3.3 и проверьте схему моделированием
( обозначения ~НЕ,&И,|ИЛИ)
Таблица 3.3
Варианты функций реализуемых на мультиплексоре (задание 8)
| 8 | Y=~A |~B |
Характеристики лабораторной работы
Предмет
Учебное заведение
Семестр
Вариант
Программы
Просмотров
255
Качество
Идеальное компьютерное
Размер
610,71 Kb
Список файлов
Пример отчёта (1).docx
8_LA4.cbe
ALU_+_XOR_AND.pbs
Add4.pbs
FULL_ADDER.pbs
FullAdder2.pbs
alu_function.pbs
and8bit.cbe
commut.pbs
complementor.pbs
complementor8bit.pbs
decoder1-2.pbs
decoder2-3.pbs
decoder2-4.pbs
demultiplexer1-2.pbs
logic_adder.pbs
multiplexer2-1.pbs
multiplexer4-1.pbs
multiplexer7-1.pbs
multiplexer_2AND.pbs
multiplexer_logic.pbs
nor_xor_adder.pbs
test_la1.pbs
xor8bit.cbe
Комментарии
Там есть все ответы и решения, которые перечислены в задании. Работа целая, без пропуска каких-либо решений.
Лабораторная работа с ответами и со второй частью?
ИДДО НИУ «МЭИ» 
















