Отчет лабораторной работе №2.2
Описание файла
Документ из архива "Отчет лабораторной работе №2.2", который расположен в категории "". Всё это находится в предмете "схемотехника" из 5 семестр, которые можно найти в файловом архиве РТУ МИРЭА. Не смотря на прямую связь этого архива с РТУ МИРЭА, его также можно найти и в других разделах. Архив можно найти в разделе "лабораторные работы", в предмете "схемотехника" в общих файлах.
Онлайн просмотр документа "Отчет лабораторной работе №2.2"
Текст из документа "Отчет лабораторной работе №2.2"
ФЕДЕРАЛЬНОЕ АГЕНТСТВО ПО ОБРАЗОВАНИЮ
Государственное образовательное учреждение высшего профессионального образования
“Московский государственный институт
радиотехники, электроники и автоматики
(технический университет)”
ЛАБОРАТОРНАЯ РАБОТА №2.2
Предмет: Схемотехника ЭВМ
Выполнила: студентка группы
ВССУ-8н-06 Мордвинцева М.В.
Москва 2008
Лабораторная работа №2.2
Тема: Описание логических схем при помощи языка AHDL
Цель работы:
Приобретение основных навыков описания цифровых схем с помощью языка описания аппаратуры AHDL. Смоделировать логическую схему при помощи текстового редактора САПР MAX+PLUS II.
ЗАДАНИЕ: Компаратор на равенство
Реализация проекта цифровой схемы в текстовом редакторе САПР MAX+PLUS
В созданный файл вводим описание компаратора на равенство на языке AHDL.
После окончания ввода, сохраняем файл в предварительно созданную средствами Windows папку разрабатываемого проекта (например: \lab), Через меню File/Save As… (Рис. 3.3) сохраняем программу под выбранным именем (например: 2-2), при этом расширение присваивается автоматически. После сохранения необходимо имя файла привязать к имени проекта. (Рис. 3.4).
Далее проводим проверку введенной схемы. Для этого нажимаем пиктограмму Save & Check. При отсутствии ошибок ввода проекта, его можно компилировать. Открываем окно компилятора и нажимаем кнопку START. Если не был назначен тип ПЛИС для компиляции проекта то система сама назначает подходящий тип микросхемы, и оповещает пользователя в окне Messages – Compiler.
Проверку работы схемы делаем с помощью сигнального редактора Waveform Editor. Двойным щелчком правой кнопки мыши на поле Name: вызываем меню Insert Node, при помощи которого выбираем входы и выход схемы. Для входных выводов задаем их значения на протяжении необходимого времени моделирования. После того как входные значения заданны открываем окно симулятора (Simulator) и запускаем его нажав кнопку START.
Рассчитаем временные задержки от каждого входа до каждого логически связанного с ним выхода с помощью приложения Timing Analyzer: