44935 (Микропроцессор AonZ80), страница 3
Описание файла
Документ из архива "Микропроцессор AonZ80", который расположен в категории "". Всё это находится в предмете "информатика" из , которые можно найти в файловом архиве . Не смотря на прямую связь этого архива с , его также можно найти и в других разделах. Архив можно найти в разделе "рефераты, доклады и презентации", в предмете "информатика, программирование" в общих файлах.
Онлайн просмотр документа "44935"
Текст 3 страницы из документа "44935"
КР580ВИ53 содержит три независимых 16-разрядных канала формирования сигнала с общей схемой управления. Каждый канал может работать в шести режимах. Программирование режимов осуществляется индивидуально и в произвольном порядке путем ввода управляющих слов в регистры режимов каналов, а в счетчик запрограммированного числа байтов. Управляющее слово определяет режим работы канала, тип счета (двоичный или двоично-десятичный), формат чисел (одно- или двухбайтовый). Обмен информацией с микропроцессором осуществляется по двунаправленной шине данных.
Вывод | Назначение |
А0-А12 | Адресные входы выбора каналов |
D0-D7 | Входы-выходы данных |
CS | Выбор кристалла |
RD | Чтение (вход) |
WR | Запись (вход) |
CO,.C1,C2 | Сигналы синхронизации 0, 1, 2 канала соответственно |
CEO, CE1, CE2 | Сигналы разрешения работы 0, 1, 2 канала соответственно |
DUTO, DUT1, DUT2 | Выходы 0, 1, 2 соответственно |
Ucc | Напряжение питания |
GND | Общий |
Таблица истинности микросхемы КР580ВИ53 | |||||
Сигналы на входах | Назначение и вид информации | ||||
WR | RD | A1 | A0 | CS | |
0 | 1 | 1 | 1 | 0 | Шина данных - Таймер (занесение управляющего слова в канал 0,1 или 2) |
1 | 1 | | | 0 | Нет операций. Канал данных Таймера в высокоомном состоянии |
0 | 1 | 0 | 0 | 0 | Канал данных - Таймер (загрузка счетчика канала 0) |
0 | 1 | 0 | 1 | 0 | Канал данных - Таймер (загрузка счетчика канала 1) |
0 | 1 | 1 | 0 | 0 | Канал данных - Таймер (загрузка счетчика канала 2) |
Необходимо помнить, что для таймера КР580ВИ53А тактовая частота процессора - 4 MHz, с которой он обращается к подключенным к шинам микросхемам, является сверхкритической. Надежнее работает аналог этой микросхемы - КР1810ВИ54. Для тех, кто все-таки решил использовать КР580ВИ53А для надежного запуска и точного хода часов, рекомендуем установить в разрыв цепи питания таймера диод КД102А, а сигнал RD таймера, отключив от цепи, подсоединить через резистор 10к0м на шину питания
Порт ввода-вывода
Реализована на БИС КР580ВВ55А (D10), управление выборкой БИС - на К555ЛЛ1 (элемент D8.4).
Микросхема КР580ВВ55А - программируемое устройство ввода/вывода параллельной информации, позволяющее сопрягать различные типы внешних устройств (индикаторы, клавиатуры, датчики, формирователи и др.) с шиной данных АОНа.
Вывод | Назначение |
АО, А1 | Адресные входы выбора каналов |
DO-D7 | Входы-выходы данных |
CS | Выбор кристалла |
RD | Чтение (вход) |
WR | Запись (вход) |
BА0-ВА7 | Информационный канал A |
ВВ0-ВВ7 | Информационный канал B |
ВС0-ВС7 | Информационный канал C |
RESET | Сброс |
Ucc | Напряжение питания |
GND | Общий |
Таким образом, БИС обеспечивает возможность построения современных систем цифровой обработки аналоговых сигналов.
Обмен информации с микропроцессором осуществляется по 8-разрядной двунаправленной шине данных. Для связи с периферийными устройствами используется 24 линии ввода/вывода, сгруппированные в три 8-разрядных канала A, B, C, направление передачи информации и режимы работ которых определяются программным способом. Выбор соответствующего канала и направление передачи информации через канал определяются сигналами АО, Al, RD, WR, CS в соответствии с таблицей истинности.
При подаче сигнала RESET рычаг управления устанавливается в состояние, при котором все каналы настраиваются на работу в режиме ввода.
Сигналы на входах БИС | Направление передачи информация | ||||||||
A1 | A0 | RD | WR | CS | |||||
Операции ввода (чтение) | |||||||||
0 | 0 | 0 | 1 | 0 | BB - Шина данных | ||||
0 | 1 | 0 | 1 | 0 | ВС - Шина данных | ||||
1 | 0 | 0 | 1 | 0 | ВС - Шина данных | ||||
Операции ввода (запись) | |||||||||
0 | 0 | 1 | 0 | 0 | Шина данных – ВА | ||||
0 | 1 | 1 | 0 | 0 | Шина данных – BB | ||||
1 | 0 | 1 | 0 | 0 | Шина данных – ВС | ||||
1 | 1 | 1 | 0 | 0 | Шина данных – Рг. управления | ||||
Операции блокировки | |||||||||
X | X | X | X | 1 | Шина данных - третье состояние | ||||
1 | 1 | 0 | 1 | 0 | Запрещенная комбинация |
Узел сброса
Формирует сигнал сброса на ЦП, заставляя его начать выполнение программы с адреса 0000Н. Узел сброса состоит из следующих элементов:
R15, R18, С15, VD8, VD9 (рис. 3.16).
Сигнал сброса - RESET: активен низким («0») состоянием.
Сигнал формируется в двух случаях:
1. Аппаратный сброс - при включении питания. Ток, протекая от источника питания через R15, заряжает конденсатор С15. Время заряда определяет продолжительность нахождения ЦП в нерабочем состоянии: вся магистраль данных находится в высокоомном состоянии, шины адреса — 0000Н, управляющие сигналы не вырабатываются. Задержка в работе ЦП необходима для окончания всех переходных процессов в элементах и узлах схемы, что способствует уверенному запуску всей системы. В связи с этим, продолжительность импульса сброса не должна быть менее 1 мс, а верхняя граница - превышать нескольких десятков мс, чтобы при кратковременном пропадании напряжения не осложнялся повторный запуск и восстановление работоспособности ЦП. При этом С15=10-100 mf, R15=l-30 кОм (20 кОм).
2. Программный сброс - каждые 3 минуты в процессе работы, как защита от возможного «зависания». Источником этого сигнала является выход 1-го канала (OUT 1) таймера. Сигнал активен низким («0») потенциалом.
При формировании программного сброса, ток протекает от источника питания через R18-VD9 на OUT1. R18 и VD9 образуют делитель напряжения, поэтому для надежной работы номинал R18 должен быть гораздо больше сопротивления прямого перехода VD9 -100 Ом.
R18 = 100 Ом * 100 = 10 кОм (с запасом - 20 кОм)
Диод VD8 служит для блокировки разряда конденсатора С15 (начала формирования аппаратного сброса) при выполнении программного сброса.
Условия формирования сигнала сброса ЦП (RESET) объединены в монтажное «или», логика работы которого приведена ниже:
Аппаратный сброс | Программный сброс | Reset |
+ | + | + |
+ | - | + |
- | + | + |
- | - | - |
«-» - сигнал отсутствует.
Задающий генератор
Задающий генератор (ЗГ) предназначен для формирования сигналов синхронизации:
CLC1 - частотой 4 MHz для работы ЦП;
CLC2 - частотой I MHz для обеспечения работы таймера.
Схема состоит из тактового генератора на элементах Dl.l, D1.2, кварцевом резонаторе Q1, резисторах Rl, R2 и делителе частоты, на счетчике D2 и резисторе R16 (рис 3.17).
Схема тактового генератора - классическая, собрана на двух инверторах, работающих в аналоговом режиме, и на кварцевом резонаторе (для обеспечения наибольшей стабильности по частоте сигналов синхронизации)
Делитель частоты позволяет получить из сигнала задающего генератора необходимые сигналы синхронизации - CLC1 и CLC2. На рис.3.17 приведены две основные схемы. Они отличаются лишь используемой ИМС. К555ИЕ5 - в одном случае, К555ИЕ7 - в другом. Соответственно различны и схемы подключения. Функции, которые выполняют обе эти микросхемы, полностью идентичны. Параметры получаемых на выходе сигналов, по большому счету, никак не зависят от типа используемой ИМС. Микросхема К555ИЕ7, на момент создания этого варианта, была более доступна широкому кругу радиолюбителей.