Сигнальный МП Motorola DSP56002, страница 64
Описание файла
PDF-файл из архива "Сигнальный МП Motorola DSP56002", который расположен в категории "". Всё это находится в предмете "радиоприёмные устройства" из 7 семестр, которые можно найти в файловом архиве РТУ МИРЭА. Не смотря на прямую связь этого архива с РТУ МИРЭА, его также можно найти и в других разделах. Архив можно найти в разделе "остальное", в предмете "радиоприёмные устройства" в общих файлах.
Просмотр PDF-файла онлайн
Текст 64 страницы из PDF
. . . . . . . . . . . . . . . . . .6-24bit 12 - clock out divider (COD) . . . . . . . . 6-26bit 13 - clock prescaler (SCP) . . . . . . . . . 6-26bit 14 - receive clock mode source(RCM) . . . . . . . . . . . . . . . . . . . . 6-26bit 15 - transmit clock source (TCM) . . . . 6-26bits 11-0 - clock divider (CD11-CD0) . . .
. 6-25SCD0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-89SCD1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-89SCD2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-89SCI . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . 6-3, 6-11example circuits . . . . . . . . . . . . . . . . . . . . 6-74features . . . . . . . . . . . . . . . . . . . . . . . . . . 6-11pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-11programming model . . . . . . . . . . . . . . . . . 6-12SCI Asynchronous Data . . . .
. . . . . . . . . . . . .6-44multidrop . . . . . . . . . . . . . . . . . . . . . . . . . 6-55reception . . . . . . . . . . . . . . . . . . . . . . . . . 6-45transmission . . . . . . . . . . . . . . . . . . . . . . 6-48SCI Clock Control Register (SCCR) . . . 6-24, B-22SCI Control Register (SCR) .
. . . . . . . . 6-14, B-21SCI Data Registers . . . . . . . . . . . . . . . . . . . . .6-26receive registers (SRX) . . . . . . . . . 6-26, B-23transmit registers (STX, STXA) . . . 6-28, B-23SCI Initialization . . . . . . . . . . . . . . . . . . . . .
. .6-31For More Information On This Product,Go to: www.freescale.comINDEX - 7Freescale Semiconductor, Inc...Freescale Semiconductor, Inc.Index (Continued)SCI Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-10receive data (RXD) . . . . . . . . . . . . . 2-10, 6-12SCI serial clock (SCLK) . . . . . . . . . . 2-10, 6-12transmit data (TXD) . . . . . . .
. . . . . . 2-10, 6-12SCI Registers after Reset . . . . . . . . . . . . . . . . 6-31SCI Status Register (SSR) . . . . . . . . . . 6-22, B-22SCI Synchronous Data . . . . . . . . . . . . . . . . . . 6-39SCI Timer . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-68SCK . . . . . . . . . . . . . . . . . .
. . . . . . . . . 2-11, 6-80SCKD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-89SCKP . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-22SCLK . . . . . . . . . . . . . . . . . . . . . . . . . . 2-10, 6-12SCP . . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . . . 6-26SCR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-14bit 0-2 - word select(WDS0,WDS1,WDS2) . . . . . . . . 6-14bit 10 - idle line interrupt enable (ILIE) . . 6-20bit 12 - transmit interrupt enable (TIE) . . 6-21bit 13 - timer interrupt enable (TMIE) . . . 6-21bit 14 - timer interrupt rate (STIR) . . . . . . 6-21bit 15 - clock polarity (SCKP) . . .
. . . . . . 6-22bit 3 - shift direction (SSFTD) . . . . . . . . . 6-18bit 4 - send break (SBK) . . . . . . . . . . . . . 6-18bit 4 - wakeup mode select (WAKE) . . . . 6-18bit 6 - receiver wakeup enable (RWU) . . 6-18bit 7 - wired-or mode select (WOMS) . . . 6-19bit 8 - receiver enable (RE) .
. . . . . . . . . . 6-19bit 9 - transmitter enable (TE) . . . . . . . . . 6-19receive interrupt enable (RIE) . . . . . . . . . 6-21SD . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-7Semaphores . . . . . . . . . . . . . . . . . .
. . . . . . . . 4-22Serial Communication Interface (SCI) . . 6-3, 6-11Shared Memory . . . . . . . . . . . . . . . . . . . . . . . 4-16SHFD . . . . . . . . . . . . . . . . . . . . . . . . . 6-91, 6-112Single Chip Mode (Mode 0) . . . . . . . . . . .
. . . . 3-8Slow Memory Accommodation . . . . . . . . . . . . 4-13SRD . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-11, 6-80SRX . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-26SSFTD . . . . . . . . . . . . .
. . . . . . . . . . . . . . . . . 6-18SSI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-3, 6-76features . . . . . . . . . . . . . . . . . . . . . . . . . . 6-76operational modes . . . . . . . . . . . . . . . . . 6-100pin definitions . . . . . . . . . . . . . . . . . .
. . 6-100SSI Control Register A (CRA) . . . . . . . 6-87, B-24SSI Control Register B (CRB) . . . . . . . 6-88, B-25SSI Example Circuits . . . . . . . . . . . . . . . . . . 6-157SSI Flags . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-153SSI Initialization . . . . . . . . . . . . . . . . . . . . . . 6-104SSI Operating Modesnetwork mode examples . . . . .
. . . . . . . 6-135normal . . . . . . . . . . . . . . . . . . . . . . . . . . 6-112normal mode examples . . . . . . . . . . . . . 6-127INDEX - 8normal/network . . . . . . . . . . . . . . . . . . . 6-112on-demand mode examples . . . . . . . . . 6-145SSI Pins . . . .
. . . . . . . . . . . . . . . . . . . . 2-10, 6-78serial clock (SCK) . . . . . . . . . . . . . . . . . . 6-80serial clock zero (SC0) . . . . . . . . . . . . . . 2-10serial control (SC0) . . . . . . . . . . . . . . . . . 6-82serial control (SC1) . .
. . . . . . . . . . . . . . . 6-82serial control (SC2) . . . . . . . . . . . . . . . . . 6-83serial control one (SC1) . . . . . . . . . . . . . . 2-11serial control two (SC2) . . . . . . . . . . . . . . 2-11serial receive data (SRD) . . . . .
. . . . . . . 6-80serial transmit data (STD) . . . . . . . . . . . . 6-78SSI receive data (SRD) . . . . . . . . . . . . . . 2-11SSI serial clock (SCK) . . . . . . . . . . . . . . . 2-11SSI transmit data (STD) . . . . . . . . . . . .
. 2-11SSI Programming Model . . . . . . . . . . . . . . . . .6-83SSI Receive Data Register (RX) . . . . . . . . . . .6-97SSI Receive Shift Register . . . . . . . . . . . . . . .6-97SSI Registers After Reset . . . . . . . . . . . . . . .6-100SSI Status Register (SSISR) . . . . . . . . . 6-94, B-26SSI Transmit Data Register (TX) .
. . . . . . . .6-100SSI Transmit Shift Register . . . . . . . . . . . . . . .6-97SSISR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-94bit 0 - serial input flag 0 (IF0) . . . . . . . . . . 6-94bit 1 - serial input flag 1 (IF1) . . . . . . . . . . 6-94bit 2 - transmit frame sync flag (TFS) . . . 6-94bit 3 - receive frame sync flag (RFS) . .
. . 6-95bit 4 - transmitter underrun error flag(TUE) . . . . . . . . . . . . . . . . . . . . . 6-96bit 5 - receiver overrun error flag(ROE) . . . . . . . . . . . . . . . . . . . . . 6-96bit 6 - transmit data register empty(TDE) . . . . . . . . . . . . .
. . . . . . . . 6-97bit 7 - receive data register full (RDF) . . . 6-97SSR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-22bit 0 - transmitter empty (TRNE) . . . . . . . 6-22bit 1 - transmit data register empty(TDRE) . . . . . . . . . . . . . . . . . .
. 6-22bit 2 - receive data register full (RDRF) . . 6-23bit 3 - idle line flag (IDLE) . . . . . . . . . . . . 6-23bit 4 - overrun error flag . . . . . . . . . . . . . . 6-23bit 5 - parity error (PE) . . . . . . . . . . . . . . . 6-23bit 6 - framing error flag (FE) . . . . . . . . . . 6-24bit 7 - received bit 8 address (R8) . . . . . .
6-24Status Register (SR) . . . . . . . . . . . . . . . . . . . B-10STD . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2-11, 6-78STIR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-21STX . . . . . . . . . . . . . . . . . . . . . . . . . . .
. . . . . .6-28STXA . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .6-28SYN . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-91, 6-112Synchronous Serial Interface (SSI) . . . . . . . . . .6-3For More Information On This Product,Go to: www.freescale.comMOTOROLAFreescale Semiconductor, Inc.Index (Continued)Freescale Semiconductor, Inc...—T—TCM . . . . . .
. . . . . . . . . . . . . . . . . . . . . . . . . . 6-26TCSRbit 0 - Timer Enable (TE) . . . . . . . . . . . . . . 7-5bit 1 - Timer Interrupt Enable (TIE) . . . . . . 7-5bit 10 - Data Output (DO) . . . . . . . . . . . . . 7-7bit 11-23 - TCSR Reserved Bits . . . . . . . . 7-7bit 2 - Inverter (INV) . . . . . . .
. . . . . . . . . . . 7-5bit 6 - General Purpose I/O (GPIO) . . . . . . 7-6bit 7 - Timer Status (TS) . . . . . . . . . . . . . . 7-7bit 8 - Direction (DIR) . . . . . . . . . . . . . . . . 7-7bit 9 - Data Input (DI) . . . . . . .
. . . . . . . . . . 7-7bits 3-5 - Timer Control (TC0-TC2) . . . . . . 7-6TDE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6-97TDRE . . . . . . . . . . . . . . . . . . . . . . . . . . 6-22, 6-30TE . . . . . . . . . . . . . . . . .
. . . . . . . . . . . . 6-19, 6-92TIE . . . . . . . . . . . . . . . . . . . . . . . .6-21, 6-39, 6-93Time Slot Register (TSR) . . . . . . . . . . . . . . . 6-100TimerBlock Diagram . . . . . . . . . . . . . . . . . . . . . . 7-3Disable . . . . . . . . . . . . . . . . . . . .
. . . . . . . 7-9During STOP . . . . . . . . . . . . . . . . . . . . . . 7-16During WAIT . . . . . . . . . . . . . . . . . . . . . . 7-16GPIO . . . . . . . . . . . . . . . . . . . . . . . . 7-18, 7-19Mode 0 . . . . . . . . . . . . . . . . . . . . . . . . 7-7, 7-8Mode 0 Example . . . . . . . . .
. . . . . . . . . . 7-20Mode 1 . . . . . . . . . . . . . . . . . . . . . . . . . . . 7-8Mode 2 . . . . . . . . . . . . . . . . . . . . . . . . . . 7-10Mode 4 . . . . . . . . . . . . . . . . . . . . . . . . . . 7-11Mode 4 Example . . . . . . . . . . . . . . . . . . . 7-21Mode 5 . . . . . . . . . .