Пояснительная записка (Курсовой проект (готовый) вариант 119)
Описание файла
Файл "Пояснительная записка" внутри архива находится в следующих папках: Курсовой проект (готовый) вариант 119, 119 Швыд. Документ из архива "Курсовой проект (готовый) вариант 119", который расположен в категории "". Всё это находится в предмете "электронные вычислительные машины (эвм)" из 5 семестр, которые можно найти в файловом архиве МГТУ им. Н.Э.Баумана. Не смотря на прямую связь этого архива с МГТУ им. Н.Э.Баумана, его также можно найти и в других разделах. Архив можно найти в разделе "курсовые/домашние работы", в предмете "эксплуатация эвм" в общих файлах.
Онлайн просмотр документа "Пояснительная записка"
Текст из документа "Пояснительная записка"
Московский государственный технический университет имени Н.Э.Баумана
Курсовая работа
по курсу
“АРХИТЕКТУРА ЭВМ”
«Проектирование вычислительного устройства»
Вариант №119
Бумага формата А4
(тип носителя)
28 _
(количество листов)
Выполнил: Принял:
Студент группы ИУ 5-54 Преподаватель кафедры ИУ-5
Швыдченко И.Ю. Белоусова В.И.
Подпись ___________ Подпись ____________
“___”_______________2006г. “___”_______________2006г.
Москва 2006 г.
Содержание
1 | ПОСТАНОВКА ЗАДАЧИ | 3 |
2 | МИКРОПРОГРАММЫ МАШИННЫХ ОПЕРАЦИЙ | 4 |
3 | ОБОБЩЕННАЯ МИКРОПРОГРАММА | 5 |
4 | СПИСОК СЛОВ, ПОЛЕЙ, ЛОГИЧЕСКИХ УСЛОВИЙ И УПРАВЛЯЮЩИХ СИГНАЛОВ | 6 |
5 | ЗАКОДИРОВАННЫЙ ГРАФ МИКРОПРОГРАММЫ | 8 |
6 | РАЗРАБОТКА СТРУКТУРНОЙ СХЕМЫ ОПЕРАЦИОННОГО АВТОМАТА | 8 |
7 | СИНТЕЗ ОПЕРАЦИОННЫХ ЭЛЕМЕНТОВ | 9 |
8 | РАЗРАБОТКА ФУНКЦИОНАЛЬНОЙ СХЕМЫ ОПЕРАЦИОННОГО АВТОМАТА | 14 |
9 | СОСТАВЛЕНИЕ СПИСКА ПЕРЕХОДОВ | 15 |
10 | ПРОГРАММИРОВАНИЕ ПЛМ | 16 |
11 | ОПРЕДЕЛЕНИЕ ЧИСЛА МАШИННЫХ ТАКТОВ, НЕОБХОДИМЫХ ДЛЯ ВЫПОЛНЕНИЯ КАЖДОЙ ОПЕРАЦИИ | 25 |
12 | РАСЧЕТ МАКСИМАЛЬНО ВОЗМОЖНОЙ ЧАСТОТЫ РАБОТЫ ВЫЧИСЛИТЕЛЬНОГО УСТРОЙСТВА | 25 |
13 | ЗАКЛЮЧЕНИЕ | 27 |
14 | СПИСОК ИСПОЛЬЗУЕМОЙ ЛИТЕРАТУРЫ | 28 |
1. Постановка задачи.
Спроектировать вычислительное устройство для выполнения заданного множества операций. Вычислительное устройство должно состоять из операционной части и блока управления и подключаться к интерфейсу.
Состав шин интерфейса:
1.Шины прямой передачи данных /входные/ разрядностью 6 бит.
2.Шины обратной передачи данных /выходные/ разрядностью 6 бит.
3.Шина адреса разрядностью 6 бит
4.Управляющая шина:
- проверка готовности устройства /ПРГОТ/,
- сигнал занятости устройства /ЗАН/,
- код операции /КОП/,
- передача данных по входным шинам /ДАННЫЕ/,
- передача результата по выходным шинам /РЕЗ/,
- запрос на передачу данных /ЗАПР/,
- подтверждение приема результата /ПРРЕЗ/,
- готовность устройства /ГОТ/.
Таблица №1. Закодированный вариант задания.
Вариант | Выполняемые операции | Разрядность операндов | Код | Серия микросхем | ||||||
5 | У | С2 | А2 | А4 | Л1 | Л2 | Л3 | 6 | D | К133 |
Таблица №2. Расшифровка перечисленных в задании операций.
№ | Операция | Обозначение Операции | № | Операция | Обозначение операции |
1. | Умножение | У | 5. | A B | Л1 |
2. | Сдвиг логический | С2 | 6. | A B | Л2 |
3. | Вычитание | А2 | 7. | Л3 | |
4. | Вычитание модулей | А4 |
-
Микропрограммы машинных операций.
1.Подключение/отключение интерфейса
Для реализации вычислительного устройства, выполняющего операции, указанные в задании к курсовой работе (таблица №2), необходимо разработать микропрограммы для каждой из операций. Микропрограмма должна обеспечивать корректное считывание операндов с входной шины данных, выполнение самой операции и выдачу результата на выходную шину данных. При этом необходимо учесть, что работа вычислительного устройства должна быть согласована с работой внешнего устройства. Для выполнения этой задачи используются микропрограммы подключения и отключения вычислительного устройства от интерфейса.
Микропрограмма подключения опрашивает шины адреса и шину управления. При этом вычисляется значение выражения ПРГОТ ( ) (ША=N), где ПРГОТ – сигнал, выставляемый внешним устройством на шину управления, ЗАН – сигнал занятости вычислительного устройства, ША=N – условие совпадения адреса, передаваемого внешним устройством на адресные шины и адреса вычислительного устройства.
Если выражение принимает значение равное 1, то осуществляется подключение путем формирования сигнала готовности (для этого предусмотрена микрооперация ГОТ=1), который указывает инициирующему устройству о готовности к работе. Далее выполнение микропрограммы приостанавливается до получения сигнала КОП=1, передаваемого внешним устройством по шине управления. Как только сигнал КОП=1 получен, производится считывание команды с входной шины данных, формируется сигнал ГОТ=0 и устанавливается сигнал ЗАН=1. На этом микропрограмма подключения заканчивает свою работу.
Микропрограмма выполнения одной из семи указанных операций осуществляется при выполнении одного из семи логических условий (микропрограммы и условия сопоставлены взаимно однозначно), которые формируются на основании анализа кода операции, указанного в команде (более подробное описание условий приведено в следующем пункте данного документа). При выполнении условия микропрограмма любой операции принимает операнды, которые считываются с входной шины данных. Далее вычисляется результат, который затем выдается на выходные шины данных.
Считывание слова данных реализовано следующим образом. Микропрограмма операции генерирует сигнал запроса (для этого предусмотрена микрооперация ЗАПР=1), который осведомляет внешнее устройство о готовности вычислительного устройства к приему данных. В ответ внешнее устройство передает слово данных на входную шину данных, генерируя при этом сигнал ДАННЫЕ=1. Пока сигнал ДАННЫЕ не поступит на управляющую шину, выполнение микрооперации приостанавливается, как только сигнал будет получен, вычислительное устройство производит считывание слова данных, при этом снимается сигнал запроса данных (для этого предусмотрена микрооперация ЗАПР=0).В ответ внешнее устройство устанавливает сигнал ДАННЫЕ=0. Если для выполнения операции необходимо два операнда, то для считывания второго слова данных процедура считывания повторяется.
Выдача слова данных в интерфейс производится следующим образом. Микропрограмма формирует сигнал результата (для этого предусмотрена микрооперация РЕЗ=1). Затем выполнение микрооперации приостанавливается до получения сигнала ПРРЕЗ=1, которым внешнее устройство информирует об успешном принятии результата вычислений. Как только ПРРЕЗ = 1 вычислительное устройство устанавливает сигнал результата в ноль (для этого предусмотрена микрооперация РЕЗ=0) и выставляет результат на выходные шины данных. При необходимости выдачи второго слова данных процедура повторяется. После окончания выдачи результата выполняется микропрограмма отключения вычислительного устройства. При необходимости передать по шине данные, разрядность которых превышает 6, сначала передаётся младший байт, а потом старший.
Микропрограмма отключения вычислительного устройства, снимает сигнал занятости устройства (для этого предусмотрена микрооперация ЗАН=0).
Разработанные микропрограммы выполнения машинных операций, с учетом всего вышесказанного, приведены на рисунках приложения.
2.Алгоритм умножения
В регистр В заносится первый, предварительно переведённый в прямой код операнд. В регистре А хранится второй операнд. Если один из множителей равен 0, то результату присваивается значение 0, и умножение не производится. Знак результата вычисляется с самого начала и присваивается знаковому биту регистра В. Затем регистру E присваивается значение регистра В. Регистр E используется для сдвига, а регистр В для операций с АЛУ (сложение). В регистре С накапливаются старшие биты результата, а в регистре E младшие. Выдаются сначала старшие 5 бит со знаком, а затем младшие 5 бит со знаком.
3.Алгоритм сдвига логического
Перед выполнением операции сдвигаемое слово считывается в регистр А, а поле константа сдвига заносится в счетчик. Далее организуется цикл с проверкой бита направления и одноразрядным сдвигом за каждую итерацию. После выполнения операции содержимое регистра А выводится на выходную шину.
4.Алгоритм вычитания
Вычитание здесь происходит как обычно, вначале мы записываем число в регистр А, а затем другое число в регистр В и производим вычитание.
5.Алгоритм вычитание модулей
Вычитание происходит также как и в предыдущем случае, но на этот раз знаковый разряд при необходимости обнуляется в регистрах А и В.
6.Логические операции
Логические операции могут быть выполнены АЛУ напрямую.
Алгоритмы данных операций представлены в приложении на рисунке «Обобщённая микропрограмма».
3. Обобщенная микропрограмма.
Обобщенная микропрограмма составляется на основании микропрограмм машинных операций.
Обобщенная микропрограмма объединяет все микропрограммы операций с целью реализации четкой логической структуры выполнения микропрограмм в зависимости от кода операции команды, а также включает микропрограммы подключения вычислительного устройства к интерфейсу и отключения от него.
Первоначально выполняется операция подключения, если результат операции положителен и подключение осуществлено, то в зависимости от условий В1 – В7 выбора конкретной операции к выполнению, запускается лишь одна из имеющихся микропрограмм.
Для формирования осведомительных сигналов, определяющих выполнение той или иной микропрограммы, используется дешифратор. Анализ КОП с помощью дешифратора позволяет существенно упростить логику работы устройства.
Следует заметить так же, что в силу идентичности выдачи результата выполнения операций выдача результатов этих операций на внешнюю шину реализуется одним и тем же блоком микроопераций.