ПояснЗап (Курсовой проект (готовый) вариант 73), страница 6
Описание файла
Файл "ПояснЗап" внутри архива находится в следующих папках: Курсовой проект (готовый) вариант 73, 73. Документ из архива "Курсовой проект (готовый) вариант 73", который расположен в категории "". Всё это находится в предмете "электронные вычислительные машины (эвм)" из 5 семестр, которые можно найти в файловом архиве МГТУ им. Н.Э.Баумана. Не смотря на прямую связь этого архива с МГТУ им. Н.Э.Баумана, его также можно найти и в других разделах. Архив можно найти в разделе "курсовые/домашние работы", в предмете "эксплуатация эвм" в общих файлах.
Онлайн просмотр документа "ПояснЗап"
Текст 6 страницы из документа "ПояснЗап"
При расчетах время на ожидание сигналов X принимаем равным 0 тактов.
1) Умножение:
Tmin = 31, Tmax = 44
2) Логический сдвиг:
Tmin = 10, Tmax = 14
-
Обратное вычитание модулей
Tmin = 8, Tmax = 10
4) A+B:
Tmin = 10, Tmax = 10
4) B-A:
Tmin = 10, Tmax = 10
5) !AvB:
Tmin = 10, Tmax = 10
7) |A
Tmin = 8, Tmax = 8
12. Расчет максимально возможной частоты работы вычислительного устройства.
Расчет максимально возможной частоты работы вычислительного устройства проводится на основании функциональной схемы операционного автомата и справочной литературы.
Для осуществления расчёта необходимо, сложить времена задержек микросхем, принимающих участие в реализации наиболее сложных функций (все эти функции присутствуют в формуле, которая располагается ниже в этом пункте – вычисление логического условия, управляющее устройство, операционное устройство). Времена задержек микросхем взяты из справочной литературы [2] (См. список литературы). Расчёт производится по следующей формуле:
Tmin=Tлу+Tуу+Tоу, где:
Tmin - минимально возможная длина машинного такта,
Tлу - время, необходимое для вычисления логических условий,
Tуу - время, необходимое для выполнения своей задачи управляющим устройством,
Tоу - время, необходимое для выполнения своей задачи операционным устройством.
-
Возьмем схему выработки осведомительного сигнала x1.
ИСКЛЮЧАЮЩЕЕ ИЛИ ИЛИ-НЕ И-НЕ И.
Тлу=17 нс + 12 нс + 11 нс + 14 нс = 54 нс.
2. При работе УА используется цепочка.
РЕГИСТР D ПЛМ1-7 ИЛИ … возврат на регистр D (повторение).
Tуу = 25 + 34 + 8 = 67 нс
-
При работе ОА возникает цепочка.
РЕГИСТР А Модуль АЛУ АЛУ АЛУ Регистр C.
Tоу =11 + 73 + 73 + 73 + 25 = 255 нс.
Tmin = 54 нс + 67 нс + 255 нс = 376 нс.
Fmax= 1 / Tmin = 2.65 Мгц.
13. Заключение.
В результате проделанной работы было спроектировано вычислительное устройство. ВУ осуществляет взаимодействие с внешними устройством посредством шин данных (входной и выходной), адреса и управления. В ходе работы я абстрагировался от принципов работы внешних устройств, полагая взаимодействие с ними посредством выработки сигналов выставляемых внешним устройством на шины управления, тем самым, полностью сконцентрировавшись над изучением и применением на практике принципов работы отдельной «ячейки» сложной цифровой вычислительной машины. Спроектированное мною ВУ работает с числами в прямых кодах и осуществляет 7 микроопераций, запрограммированных для выполнения с помощью соответствующих микропрограмм. Самой длительной операцией является операция «умножение», потому что для ее выполнения необходимо 7 раз использовать операции сложения и сдвига.
УА был разработан на базе ПЛМ, оптимально используя все выводы микросхем ПЛМ удалось довести их число до 7 (при 38 управляющих сигналах) В ходе работы я ознакомился на теории с проектированием отдельных вычислительных устройств.
14. Список используемой литературы
-
Методические указания по выполнанию курсовой работы “Проектирования вычислительного устройства”
-
Электронный справочник “Отечественные микросхемы и их импортные аналоги”. Москва 1999г
21