ЗАПИСКА (Курсовой проект (готовый) вариант 66)
Описание файла
Файл "ЗАПИСКА" внутри архива находится в следующих папках: Курсовой проект (готовый) вариант 66, 66. Документ из архива "Курсовой проект (готовый) вариант 66", который расположен в категории "". Всё это находится в предмете "электронные вычислительные машины (эвм)" из 5 семестр, которые можно найти в файловом архиве МГТУ им. Н.Э.Баумана. Не смотря на прямую связь этого архива с МГТУ им. Н.Э.Баумана, его также можно найти и в других разделах. Архив можно найти в разделе "курсовые/домашние работы", в предмете "эксплуатация эвм" в общих файлах.
Онлайн просмотр документа "ЗАПИСКА"
Текст из документа "ЗАПИСКА"
Московский Государственный Технический Университет им. Н.Э. Баумана
Утверждено:
Виноградов В. И.
« »_________1999г.
_________________
Курсовая работа на тему
«Проектирование вычислительного устройства»
по дисциплине «Архитектура ЭВМ»
Вариант №66
Выполнила:
студент группы
ИУ5-53
Кириллова Е.М,
« »_________1999г.
_________________
Москва - 1999
Содержание
Содержание
1.1. Постановка задачи
1.2. Микропрограммы машинных операций.
1.3. Разработка обобщённой микропрограммы.
1.4. Обобщённый список слов, полей, логических условий
и управляющих сигналов.
1.5. Закодированный граф микропрограммы
1.7 Синтез операционных элементов
1.6 Структурная схема операционного автомата
1.8. Функциональная схема операционной части ВУ
2. Проектирование управляющего автомата
2.1. Составление списка переходов
2.2. Программирование ПЛМ
2.3. Функциональная схема управляющей части в
2.4. Определение числа машинных тактов, необходимых
для выполнения каждой операции
1. Задача №1
1.1. Постановка задачи
Спроектировать вычислительное устройство для выполнения заданного множества операций. Вычислительное устройство должно состоять из операционной части и блока управления и подключаться к интерфейсу.
Состав шин интерфейса:
1.Шины прямой передачи данных /входные/ разрядностью 6 бит.
2.Шины обратной передачи данных /выходные/ разрядностью 6 бит.
3.Управляющие шины:
- проверка готовности устройства /ПРГОТ/,
- сигнал занятости устройства /ЗАН/,
- код операции /КОП/,
- передача данных по входным шинам /ДАННЫЕ/,
- передача результата по выходным шинам /РЕЗ/,
- запрос на передачу данных /ЗАПР/,
- подтверждение приема результата /ПРРЕЗ/,
- готовность устройства /ГОТ/,
- сигнал прерывания при делении на нуль /ПР/.
Таблица №1.1.1
Закодированный вариант задания.
Вариант | Выполняемые операции | Разрядность операндов | Код | Серия микросхем | ||||||
66 | У | С1 | А1 | А5 | Л1 | Л2 | Л3 | 8 | D | К555 |
Таблица №1.1.2
Расшифровка перечисленных в задании операций.
№ | Операция | Обозначение Операции | № | Операция | Обозначение операции |
1. | Умножение | У | 5. | A v B | Л1 |
2. | Сдвиг арифметический | С1 | 6. | A B | Л2 |
3. | Сложение | А1 | 7. | _____ A B | Л3 |
4. | Вычитание модулей обратное | А5 |
-
Микропрограммы машинных операций.
Для реализации вычислительного устройства, выполняющего операции указанные в задании к курсовой работе (см. предыдущий пункт) необходимо разработать микропрограммы для каждой из операций. Микропрограмма должна обеспечивать корректное считывание операндов с входной шины данных, выполнение самой операции и выдачу результата на выходную шину данных. При этом необходимо учесть, что работа вычислительного устройства должна быть согласована с работой внешнего устройства. Для выполнения этой задачи используются микропрограммы подключения и отключения вычислительного устройства от интерфейса.
Микропрограмма подключения опрашивает шины адреса и шину управления ПРГОТ. При этом вычисляется значение выражения ПРГОТ (|ЗАН) (ША=N), где ПРГОТ – сигнал выставляемый внешним устройством на шину управления,
ЗАН – сигнал занятости вычислительного устройства, ША=N – условие совпадения адреса, передаваемого внешним устройством на адресные шины и адреса вычислительного устройства. Если выражение принимает значение равное 1, то осуществляется подключение путем формирования сигнала готовности (для этого предусмотрена микрооперация ГОТ=1), который указывает инициирующему устройству о готовности к работе. Далее выполнение микропрограммы приостанавливается до получения сигнала КОП=1, передаваемого внешним устройством по шине управления. Как только сигнал КОП=1 получен, производится считывание команды с входной шины данных, формируется сигнал ГОТ=0 и устанавливается сигнал ЗАН=1. На этом микропрограмма подключения заканчивает свою работу.
Микропрограмма выполнения одной из семи указанных операций выполняется при выполнении одного из семи логических условий (микропрограммы и условия сопоставлены взаимно однозначно). Которые формируются на основании анализа кода операции, указанного в команде (более подробное описание условий приведено в следующем пункте данного документа). При выполнении условия микропрограмма любой операции принимает операнды, которые считываются с входной шины данных. Далее вычисляется результат, который затем выдается на выходные шины данных.
Считывание слова данных реализовано следующим образом. Микропрограмма операции генерирует сигнал запроса (для этого предусмотрена микрооперация ЗАПР=1), который осведомляет внешнее устройство о готовности вычислительного устройства к приему данных. В ответ внешнее устройство передает слово данных на входную шину данных, генерируя при этом сигнал ДАННЫЕ=1. Пока сигнал ДАННЫЕ не поступит на управляющую шину, выполнение микрооперации приостанавливается, как только сигнал будет получен, вычислительное устройство производит считывание слова данных, при этом снимается сигнал запроса данных (для этого предусмотрена микрооперация ЗАПР=0).В ответ внешнее устройство устанавливает сигнал ДАННЫЕ=0. Если для выполнения операции необходимо два операнда, то для считывания второго слова данных процедура считывания повторяется.
Выдача слова данных в интерфейс производится следующим образом. Микропрограмма формирует сигнал результата (для этого предусмотрена микрооперация РЕЗ=1). Затем выполнение микрооперации приостанавливается до получения сигнала ПРРЕЗ=1, которым внешнее устройство информирует об успешном принятии результата вычислений. Как только ПРРЕЗ = 1 вычислительное устройство устанавливает сигнал результата в ноль (для этого предусмотрена микрооперация РЕЗ=0) и выставляет результат на выходные шины данных. При необходимости выдачи второго слова данных процедура повторяется. После окончания выдачи результата выполняется микропрограмма отключения вычислительного устройства.
Микропрограмма отключения вычислительного устройства, снимает сигнал занятости устройства (для этого предусмотрена микрооперация ЗАН=0).
Разработанные микропрограммы выполнения машинных операций, с учетом всего вышесказанного, приведены на рисунках 1-9 приложения 1.
1.3. Разработка обобщённой микропрограммы.
Обобщенная микропрограмма составляется на основании микропрограмм машинных операций (рис 1-9, Приложение 1).
Обобщенная микропрограмма объединяет все микропрограммы операций с целью реализации четкой логической структуры выполнения микропрограмм в зависимости от кода операции команды, а также включает микропрограммы подключения вычислительного устройства к интерфейсу и отключения от него.
Первоначально выполняется операция подключения, если результат операции положителен и подключение осуществлено, то в зависимости от условий В1 – В7 выбора конкретной операции к выполнению, запускается лишь одна из имеющихся микропрограмм.
Вычисление условий В1 – В7 осуществляется по следующим формулам:
В1 = |(D(0)) |(D(1)) D(2);
В2 = |(D(0)) D(1) |(D(2));
В3 = |(D(0)) D(1) D(2);
В4 = D(0) |(D(1)) |(D(2));
В5 = D(0) |(D(1)) D(2);
В6 = D(0) D(1) |(D(2));
В7 = D(0) D(1) D(2);
где D(0), D(1), D(2) – разряды кода операций.
Для формирования осведомительных сигналов, определяющих выполнение той или иной микропрограммы, используется дешифратор. Анализ КОП с помощью дешифратора позволяет существенно упростить логику работы устройства.
Следует заметить так же, что в силу идентичности выдачи результата выполнения операций дизъюнкции, конъюнкции, отрицания конъюнкции, арифметического сдвига, сложения, обратного вычитания модулей выдача результатов этих операций на внешнюю шину реализуется одним и тем же блоком микроопераций.
Разработанная в соответствии с вышеперечисленными условиями и замечаниями обобщённая микропрограмма представлена на рисунке 10 приложения 1 «Обобщенный граф микропрограммы».
1.4. Обобщённый список слов, полей, логических условий
и управляющих сигналов.
Обобщённый список слов, полей, логических условий и управляющих сигналов составляется на основании обобщенной микропрограммы (Рис. 10 Приложение 1 «Обобщенный граф микропрограммы».)
Построение таблицы микроопераций, осуществляется следующим образом. Выписываются все использованные виды микроопераций, каждому виду микроопераций ставится в соответствие индекс – Уi, который является обозначением управляющего сигнала, закрепленного за данным видом микроопераций. Вид микроопераций объединяет все одинаковые микрооперации (микрооперации с идентичной структурой, но разными операндами), встречающиеся в обобщенной микропрограмме.
Список используемых в микропрограмме слов и полей составляется следующим образом. Выписываются все слова, а также самостоятельно использующиеся при выполнении микроопераций поля слов. Затем каждому слову ставится в соответствие регистр. В результате получается таблица, в которой перечислены все используемые в микропрограмме слова, самостоятельно используемые поля этих слов, а также названия регистров, поставленных в соответствие каждому из этих слов.
Составление списка логических условий осуществляется следующим образом. Выписываются все виды логических условий, использованных в обобщенной микропрограмме и ставится каждому из них в соответствие индекс хi, который является обозначением соответствующего осведомительного сигнала, закрепленного за данным видом логических условий.
Обобщённый список слов, полей, логических условий и управляющих сигналов приведен в таблице 1.4.1.
Таблица № 1.4.1. (Обобщённый список слов, полей, логических условий и управляющих сигналов)
Микрооперация | Управ. Сигнал | Опис. Слов | Лог. Услов | Освед. Сигнал | |
ГОТ: = 1 | у1 | Cч(3:0) | Захват | x1 | |
ГОТ: = 0 | у2 | А(7:0) | КОП | х2 | |
Запр: = 1 | у3 | В(7:0) | Данные | х3 | |
Запр: =0 | у4 | Е(15:0) | ЛЕВ | x11 | |
Зан:=1 | у5 | С(7:0) | Пррез | x12 | |
Зан:=0 | у6 | F(15:0) | В1 | х6 | |
Рез:=1 | у7 | D(7:0) | В2 | х7 | |
Рез:=0 | у8 | В3 | х8 | ||
D:=швх | у9 | В4 | х9 | ||
А:=швх | у10 | В5 | х10 | ||
В:=швх | y11 | В6 | x4 | ||
F:=швх | у12 | В7 | x5 | ||
Сч:=D(4:7) | у13 | Сч=0 | х13 | ||
Сч:=Сч-1 | у14 | F=0 | х14 | ||
Сч:=7 | у15 | B=0 | х15 | ||
А:=R1(A(0).A) | у16 | В(7) | x16 | ||
A:=L1(A.0) | у17 | ЗнF@знВ | x17 | ||
A:=0 | у18 | ЗнА@знВ | x18 | ||
В:=R1(B(0).B) | у19 | знА | x19 | ||
E:=0 | у20 | ||||
E:=E+F | у21 | ||||
E(0) :=1 | у22 | ||||
F:=L1(F.0) | у23 | ||||
C:=A+B | у24 | ||||
C:=A-B | у25 | ||||
C:=A+|B+1 | у26 | ||||
C:=A | у27 | ||||
C:=AB | y28 | ||||
C:=AB | y29 | ||||
C:=!(AB) | y30 | ||||
Швых:=С | y31 | ||||
Швых:=Е(7:0) | y32 | ||||
Швых:=Е(15:8) | y33 |
1.5. Закодированный граф микропрограммы
Закодированный граф микропрограммы составляется на основе графа обобщенной микропрограммы (Рис 10 приложение 1 «Обобщенный граф микропрограммы») и обобщённого списка слов, полей, логических условий и управляющих сигналов (Таблица 1.4.1 п. 1.4)