F18-19 (Раздаточные материалы)
Описание файла
Файл "F18-19" внутри архива находится в следующих папках: Раздаточные материалы, Описания к различным сериям микроконтроллеров. PDF-файл из архива "Раздаточные материалы", который расположен в категории "". Всё это находится в предмете "системы автоматического управления (сау) (мт-11)" из 8 семестр, которые можно найти в файловом архиве МГТУ им. Н.Э.Баумана. Не смотря на прямую связь этого архива с МГТУ им. Н.Э.Баумана, его также можно найти и в других разделах. Архив можно найти в разделе "остальное", в предмете "системы автоматического управления (сау)" в общих файлах.
Просмотр PDF-файла онлайн
Текст из PDF
C8051F018C8051F019Mixed-Signal 16KB ISP FLASH MCU FamilyАНАЛОГОВЫЕ ПЕРИФЕРИЙНЫЕМОДУЛИВЫСОКОПРОИЗВОДИТЕЛЬНОЕ 8051СОВМЕСТИМОЕ ПРОЦЕССОРНОЕЯДРО- АЦП последовательного приближенияРазрядность: 10 битНелинейность ±1МЗР; Непропадание кодов.Программируемая скорость преобразования (до 100 тыс.преоразований в секунду).До 8-ми внешних входов (программируются как одиночныеили дифференциальные).Формирование прерывания при попадании результатапреобразования в заданный диапазон значений.Встроенный датчик температуры (± 3°C).- Конвейерная архитектура; 70% команд выполняются за 1 или 2системных тактовых цикла.- Производительность до 25MIPS при тактовой частоте 25MHz.- Развитая система прерываний.ПАМЯТЬ- 1280 (256 + 1k) байт внутреннего ОЗУ данных.- 16 Кбайт FLASH-памяти; возможно внутрисистемноепрограммирование FLASH-памяти секторами по 512 байт.ЦИФРОВЫЕ ПЕРИФЕРИЙНЫЕМОДУЛИ- Два аналоговых компаратораПрограммируемая петля гистерезиса.Настраиваются как источники прерываний или сброса.- Четыре 8-разрядных порта ввода/вывода с допустимымнапряжением на выводах до 5В.- Встроенные последовательные интерфейсы SMBus (I2Cсовместимый), SPI и УАПП (доступны одновременно).- Программируемый массив 16-разрядных таймеров/счетчиков спятью модулями захвата/сравнения.- Четыре 16-разрядных таймера/счетчика общего назначения.- Отдельный сторожевой таймер.- Двунаправленный вывод сброса.- Источник опорного напряженияНапряжение: 2.4В; Температурный дрейф: 0.0015 %/°C.Внешний выход.- Прецизионная схема слежения за напряжениемпитания/детектор снижения напряжения питанияВСТРОЕННЫЙ JTAG ОТЛАДЧИК ИИНТЕРФЕЙС ГРАНИЧНОГОСКАНИРОВАНИЯИСТОЧНИКИ ТАКТОВЫХИМПУЛЬСОВ- Встроенный отладчик обеспечивает «неразрушающую»внутрисистемную отладку в режиме реального времени (безэмулятора).- Расстановка точек останова и временных меток, пошаговаяотладка, слежение за стеком.- Контроль/модификация памяти и регистров.- Производительность на уровне эмуляторов с отладочнымикристаллами, специальными адаптерами и разъемами.- Граничное сканирование в соответствие с протоколом IEEE1149.1- Недорогой комплект средств для разработки.- Внутренний генератор с программируемой частотой (2-16МГц).- Внешний генератор: кварцевый, RC-, C-, или счетчик.- Имеется возможность выбора источника тактовых импульсов“на лету” (используется для уменьшения энергопотребления).НАПРЯЖЕНИЕ ПИТАНИЯ: 2.8V…3.6V- Ток потребления: 12.5мA @ 25MГц.- Различные режимы управления энергопотреблением.КОРПУСА: 64-выв.
TQFP, 48-выв. TQFP,РАБОЧАЯ ТЕМПЕРАТУРА: -40°C…+85°CDIGITAL I/OSPI BusUARTVREFTimer 0++-Timer 1Timer 2-VOLTAGECOMPARATORSTimer 3Port 1SMBusCROSSBARAMUXADCPort 0PCA10-BitSARPort 2TEMPSENSORPort 3ANALOG PERIPHERALSHIGH-SPEED CONTROLLER CORE8051 CPU(25MIPS)16KBISP FLASHРед.
1.2 11/03CLOCKDEBUGJTAGCIRCUITCIRCUITRY1280 B21SANITYSRAMINTERRUPTS CONTROLCopyright © 2003 by Silicon LaboratoriesC8051F018C8051F019СОДЕРЖАНИЕ1. КРАТКИЙ ОБЗОР…………………………………………………………………………….. 7Таблица 1.1. Сравнительная характеристика микроконтроллеров…………………………………………………..7Рисунок 1.1. Структурная схема C8051F018……………………..….………..………………………………………..8Рисунок 1.2. Структурная схема C8051F019………………………………………………...…………………………91.1.Процессорное ядро CIP-51ТМ................................................................................................................…………… 10Рисунок 1.3. Максимальная производительность различных микроконтроллеров.......……………............……...
10Рисунок 1.4. Структурная схема модуля тактирования и сброса..........….……………........................................... 111.2. Память……………. ...................................................................................................................……………........... 12Рисунок 1.5. Карта распределения памяти.........................................................…………….......................................
121.3. JTAG отладчик и интерфейс граничного сканирования........................……………........................................... 13Рисунок 1.6. Модель отладки…………..............................................................................…………….......................
131.4. Программируемые цифровые порты ввода/вывода и матрица соединений..............……………..................... 14Рисунок 1.7. Структурная схема цифровой матрицы...............……………............................................................... 141.5. Программируемый массив счетчиков (ПМС)…….…....................................................................……………... 15Рисунок 1.8. Структурная схема модуля ПМС.................……...............................................................……………. 151.6.
Последовательные порты…...............................................................................................................…………….. 151.7. Аналого-цифровой преобразователь............……………...................................................................................... 16Рисунок 1.9. Структурная схема АЦП……………………........................................................................................... 161.8.
Компараторы …………….........................................................................................………………………........... 17Рисунок 1.10. Структурная схема компаратора……………………............................................................................ 172. ПРЕДЕЛЬНО ДОПУСТИМЫЕ ПАРАМЕТРЫ…..........…………...….............................
183. ОСНОВНЫЕ ЭЛЕКТРИЧЕСКИЕ ПАРАМЕТРЫ……………………............................. 184. ОПИСАНИЕ КОРПУСОВ И ВЫВОДОВ..................................…………........................... 19Таблица 4.1. Описание выводов….................................……………............................................................................ 19Рисунок 4.1. Цоколевка корпуса TQFP-64.................................……………...............................................................
21Рисунок 4.2. Чертеж корпуса TQFP-64..........................................……………............................................................ 22Рисунок 4.3. Цоколевка корпуса TQFP-48..............…………….................................................................................. 23Рисунок 4.4. Чертеж корпуса TQFP-48 ......................……………............................................................................... 245. АЦП ………………………………………………….......................................................…….. 25Рисунок 5.1.
Функциональная схема 10-разрядного АЦП..........................................……………............................ 255.1. Аналоговый мультиплексор ….................................………………………………………………..................... 255.2. Режимы работы АЦП……………….......................................................……………............................................
26Рисунок 5.2. Временные диаграммы процесса преобразования….......................................…………….................. 27Рисунок 5.3. Передаточная характеристика датчика температуры........….......……………..................................... 27Рисунок 5.4. AMX0CF: Регистр конфигурации мультиплексора………………….............……….......................... 28Рисунок 5.5. AMX0SL: Регистр выбора канала мультиплексора (C8051F01x).......…………………......................
29Рисунок 5.6. ADC0CF: Регистр конфигурации АЦП (C8051F01x)..............................................…………….......... 30Рисунок 5.7. ADC0CN: Регистр управления АЦП.....................................................…………………………........ 31Рисунок 5.8. ADC0H: Регистр старшего байта слова данных АЦП………….............………………...................... 32Рисунок 5.9. ADC0L: Регистр младшего байта слова данных АЦП ………………………….................................. 325.3. Программируемый детектор диапазона................................…………….............................................................
33Рисунок 5.10. ADC0GTH: Регистр старшего байта нижней границы диапазона …………………………..……... 33Рисунок 5.11. ADC0GTL: Регистр младшего байта нижней границы диапазона …………………………............ 33Рисунок 5.12. ADC0LTH: Регистр старшего байта верхней границы диапазона …………………………............. 33Рисунок 5.13. ADC0LTL: Регистр младшего байта верхней границы диапазона …………………………...…..... 33Рисунок 5.14.
Примеры использования детектора диапазона (данные выровнены вправо)....…………............ 34Рисунок 5.15. Примеры использования детектора диапазона (данные выровнены влево)……………..……........ 35Таблица 5.1. Электрические характеристики 10-разрядного АЦП............................………………...................... 366. КОМПАРАТОРЫ..........................................................................................…………............ 37Рисунок 6.1. Функциональная схема компаратора..........................................………........................……................ 37Рисунок 6.2. Гистерезис компаратора................................................................………...........................……............
38Ред. 1.22C8051F018C8051F019Рисунок 6.3. CPT0CN: Регистр управления компаратора 0.......................................................…………................. 39Рисунок 6.4. CPT1CN: Регистр управления компаратора 1.................................................…………..….................
40Таблица 6.1. Электрические характеристики компаратора...................................................…………...…............... 417. ИСТОЧНИК ОПОРНОГО НАПРЯЖЕНИЯ....................................………………... 42Рисунок 7.1. Функциональная схема источника опорного напряжения....……….……………………………....... 42Рисунок 7.2. REF0CN: Регистр управления источника опорного напряжения...………..…………….................... 43Таблица 7.1. Электрические характеристики источника опорного напряжения.……….........................................