gost2_743-91 (лекции рабочая тетрадь и госты по флите), страница 4
Описание файла
Файл "gost2_743-91" внутри архива находится в папке "учебная флита". PDF-файл из архива "лекции рабочая тетрадь и госты по флите", который расположен в категории "". Всё это находится в предмете "функциональная логика и теория алгоритмов (флита)" из 3 семестр, которые можно найти в файловом архиве МГТУ им. Н.Э.Баумана. Не смотря на прямую связь этого архива с МГТУ им. Н.Э.Баумана, его также можно найти и в других разделах. .
Просмотр PDF-файла онлайн
Текст 4 страницы из PDF
Записи выводов 13—17 и 13.. 17 тождественны.2 Таблицу (первый способ сокращенного обозначения элементов) следует помещатьна поле схемы.4.6. В схемах с повторяющимися элементами допускается также применять пакетный метод сжатия информации, т. е. пакетное изображение УГО элементов и линийих связи.4.6.1. Пакет элементов — это группа однотипных элементов, изображенных в видеодного УГО. Пакет сигналов — это группа сигналов (логических связей элементов),изображенных одной линией.
Пакеты элементов и сигналов поясняют на схеме припомощи пакетов информации.4.6.2. Пакет информации — это краткое перечисление следующих данных:идентификаторов сигналов (логических связей элементов);конструктивных адресов элементов и сигналов;координат элементов на схеме;количество элементов или сигналов в пакете и т. д.4.6.3. Краткая запись пакета информации может быть представка следующим образом:0,1; 0,1; 0,1; 0,1= (0,1) 4 — последовательность 0,1 повторяется 4 раза;0, 0, 0, 1, 1, 1 =3 (0,1) — каждый элемент указанной последовательности повторяется 3 раза подряд.4.6.4. Пакетное изображение информации применяют при одновременном выполнении следующих условий:однотипность элементов в группе;однотипность входных и выходных сигналов элементов группы;регулярность сигналов в каждом пакете, допускающая их удобное перечисление.4.6.5.
Внутри основного поля УГО пакета элементов помещают:в первых трех строках информацию — по ГОСТ 2.708;в последующих строках информацию о пакете.При недостатке места в основном поле информацию о пакете моментов допускаетсяпомещать на поле схемы. Например, справа от УГО пакета элементов.Пример УГО пакета элементов приведен на черт. 20.5. ПРИМЕРЫ УГО ЭЛЕМЕНТОВ5.1. Примеры УГО элементов приведены в табл. 6—15 для соглашения положительной логики. Приведенные буквенные обозначения функций и меток выводов элементов являются обязательными, за исключением альтернативных, приведенных втабл.
2 или в табл. 4 (в круглых скобках). При этом допускается не указывать порядковые номера в метках выводов при обозначении зависимости.Порядок расположения меток выводов (групп меток выводов — при их наличии)является рекомендуемым.Указатели выводов элементов приведены в предпочтительной форме 1 табл. 3, однако допускается использовать все формы указателей, приведенных в табл.3.5.2. Примеры УГО логических элементов приведены в табл.
6.Таблица 6Наименование1. Элемент «НЕТ»2. Элемент 3И-НЕ3. Элемент 2И-НЕ с открытым коллекторным выходом и повышенной нагрузочной способностью4. Элемент 3ИЛИ-НЕТ5. Комбинированный элемент 2И-ИЛИ синвертированным выходомОбозначениеНаименование6. Элемент 4И-НЕТ с открытым коллектором на выходеПродолжение табл. 6Обозначение7. Элемент 2И-ИЛИ с инвертированнымвыходом и расширительным входом8.
Расширитель9. Элемент проверки четности или нечетности5.3. Примеры УГО приемопередающих элементов приведены в табл. 7.Таблица 7Наименование1. Четыре шинных усилителя с двухпороговым входом и выходом на три состояния с общим входом разрешениятретьего состояния2. Двунаправленный шинный приемопередатчик восьмиканальный3. Шестиканальный буферный элемент стремя состояниями на выходе с сигналом разрешения по выходуОбозначение5.4. Примеры УГО гистерезисных элементов приведены в табл.
8.Таблица 8НаименованиеОбозначение1. Инвертирующий усилитель с порогомШмитта2. Триггер Шмитта с логическим элементом 4И на входе5.5. Примеры УГО преобразователей (дешифраторов) и кодирующих устройств(шифраторов) приведены в табл. 9.Таблица 9Наименование1. Преобразовательдвоичнодесятичного кода в десятичный код2. Преобразователь с трех линий на восемьОбозначениеПродолжение табл.
9Наименование3. Преобразователь двоичного кода вдвоично-десятичный4. Преобразователь - усилитель двоичного кода в семисегментныйПримечание.Допускаетсязаменитьстрочные буквы прописными: А, В, С. D,С, F, G5. Кодирующее устройство приоритета(приоритетный шифратор) с 8 линий на 3линии (GS — «групповой сигнал»)6. Два дешифратора, принимающихдвухразрядный кодПримечание. Допускается обозначениедешифраторов А и В, которые изображаются в качестве групповой метки выходов соответствующего дешифратораОбозначениеПродолжение табл.
9НаименованиеОбозначение7. Преобразователь уровней ТТЛ в уровни МОП8. Преобразователь уровней ЭСЛ в уровни ТТЛПримечание к пп. 7 и 8. Обозначениефункции преобразователя сигналов */*может быть заменено обозначением *//*,если необходимо указать наличие гальванической связи между его входами ивыходами5.6. Примеры УГО мультиплексоров и демультиплексоров, а также коммутаторовцифровых и аналоговых сигналов приведены в табл. 10.Таблица 10Наименование1.
Мультиплексор на 8 входов со стробированиемПримечание. Вход стробирования допускается обозначать STRОбозначениеПродолжение табл. 10Наименование2. Демультиплексор 6 линийЗ. Мультиплексор четырехканальный подва входа каждый4. Мультиплексор двухканальный по 4входа каждыйПримечание к пп 3, 4. При обозначенииканалов мультиплексора не порядковыминомерами (1, 2 и т.
д.), а буквами А, В ит. д.) для устранения неоднозначностипонимания входу адреса данных присваивается метка «Выбор»: SEL или SЕ5 Электронный коммутаторОбозначение5.7 Примеры УГО арифметических элементов приведены в табл. 11.Таблица 11Наименование1.
Полный одноразрядный сумматор2. Четырехразрядный сумматор – вычитатель3. Полный сумматор на 4 битаОбозначениеПродолжение табл. 11Наименование4. Четырехразрядное скоростное АЛУ5. Генератор ускоренного переноса дляАЛУ6.Четырехразрядный цифровой компараторОбозначение5.8.
Примеры УГО триггеров (бистабильных элементов) приведены в табл. 12.Таблица 12Наименование1. Два триггера с раздельным запуском(RS-типа), один с дополнительным входом2. Два триггера задержки D-типа3. Шесть D-триггеров с общими входамиуправления и сброса4. Триггер D-типа, запускаемый пофронту5. Триггер JK-типа, запускаемый пофронтуОбозначениеПродолжение табл.
12НаименованиеОбозначение6. Универсальный JK-триггер со структурой «мастер-помощник»7. Два JK-триггера с общими входамиуправления и сброса5.9. Примеры УГО моностабильных (мультивибраторов) и нестабильных элементовприведены в табл. 13.Таблица 13Наименование1. Ждущий мультивибратор с перезапускомОбозначениеПродолжение табл.13НаименованиеОбозначение2. Два генератора, управляемых напряжением, с указанием выводов(LOG—питание цифровой части элемента, OSC—питание аналоговой части элемента, FC—управление частотой)5.10.
Примеры УГО регистров и счетчиков приведены в табл. 14.Таблица 14Наименование1. Сдвиговый 4- разрядныйрегистр с параллельнымивходамиОбозначениеПродолжение табл. 14Наименование2. Сдвиговый 4-разрядныйпоследовательнопараллельный регистр спрямым и дополнительнымкодом на выходе (Т/С—вход переключения кодана выходах: прямой илидополнительный; P/S —вход, управляющий соединением разрядов регистровпоследовательно или параллельно)3. Сдвиговый 4-разрядныйдвунаправленный универсальный регистрОбозначениеПродолжение табл. 14Наименование4. Универсальныйразрядный регистрОбозначение8-5.Сдвиговый8разрядный регистр сдвойнымпоследовательным входом и параллельными выходамиПродолжение табл.
14Наименование6. Сдвиговый 8- разрядный универсальный регистр с последовательным и параллельными входами ивыходами (AS — входпереключения режимов:асинхронногоилисинхронного;ALD — вход разрешения параллельнойзаписи информации вканал А)ОбозначениеПродолжение табл. 14ОбозначениеНаименование7.Сдвиговый8разрядный регистр с параллельной загрузкой8Двоичныйразрядный счетчиксквозным переносом14со9. Асинхронный десятичный счетчик, состоящийиз делителей на 2 и на 5 спараллельной записьюПродолжение табл.
14Наименование10. 4-разрядный асинхронныйдесятичный счетчик, состоящий из делителей на 2 и на 5 спредварительной установкой исинхронным сбросом11. Синхронный десятичныйсчетчик с параллельной загрузкой12. Десятичный синхронныйреверсивный счетчикОбозначение5.11. Примеры УГО запоминающих устройств (ЗУ) приведены в табл. 15.Таблица 15Наименование1.
ПЗУ на 32 слова по 8битов2. ОЗУ с произвольнойвыборкой на 16 слов по4 битаПримечание. Обозначения выводов:RD/WRиRD/WRТождественны3. ОЗУ с произвольнойвыборкой на 4 слова по4 бита с отдельной адресацией при записи ипри считыванииОбозначениеПродолжение табл. 15НаименованиеОбозначение4. Статическое ОЗУ на 4 слова по 4 бита5. Статическое ОЗУ на 256 слов по 1 биту5.
12. Соотношения размеров основных условных графических обозначений на модульной сетке приведены в приложении 5.ПРИЛОЖЕНИЕ 1РекомендуемоеЛОГИЧЕСКОЕ СОГЛАШЕНИЕ1. Двоичная логика имеет дело с переменными, которые могут принимать два логических состояния - состояние «логическая 1» (далее – LOG1) и состояние «логический 0» (далее – LOG0).Символы логических функций, определенные данным стандартом, представляютсобой связь между входами и выходами элементов в терминах логических состояний, не связанных с физической реализацией.2. При конкретной физической реализации элементов логические состояния представляются физическими величинами (электрический потенциал, давление, световой поток и др.). В логике не требуется знание абсолютного значения величины, поэтому физическая величина идентифицируется просто как более положительная —Н и менее положительная — L (черт.
21). Эти два значения называются логическими уровнями.3. Соответствия между данными понятиями устанавливаются следующими соглашениями:Соглашение положительной логикиБолее положительное значение физической величины (логический вровень Н) соответствует LOG1. Менее положительное значение физической величины (логическийуровень L) соответствует LOG0.Соглашение отрицательной логикиМенее положительное значение физической величины (логический вровень L) соответствует LOG1.